Skip to content. | Skip to navigation

Personal tools
Log in
Sections
You are here: Home Publications

Publications

Note : Copyrights may have been transferred to the appropriate publishers. Reprints are provided here for personal use only.

International Journal Publications


 

[2024-2018]

  1. S.-H. Jeong, Y.-U. Jeong, and S. Kim, "An N/PBTI-Isolated BTI Monitor With a Configurable Switching Network and Calibration for Process Variation in Memory Periphery," IEEE Transactions on Circuits and Systems-II, August 2024. (Early Access).
  2. J. Yun, S. Lee, J. Kim, J.-H. Chae, S. Kim, and Y.-U. Jeong "A Single-Ended Impedance-Matched Transmitter With Single Ring-Oscillator-Based Time-Domain ZQ Calibration for Memory Interfaces,"  IEEE Journal of Solid-State Circuits, March 2024. (Early Access)
  3. Y.-U. Jeong, S. Choi, S. Kim, and J.-H. Chae, "Single-Ended Receiver-Side Crosstalk Cancellation With Independent Gain and Timing Control for Minimum Residual FEXT," IEEE Transactions on Circuits and Systems-I, vol. 70, no. 12, pp. 4793-4803, July 2023.
  4. M. Kim, S. Han, S. KIm, J. Rhee, "A 105 dB Effective Dynamic Range Self-Capacitance Proximity Sensing System with Consecutive Double-sided Conversion Technique," IEEE Sensors Journal , vol. 23, no. 16, pp. 18325-18337, July 2023.
  5. Y.-U. Jeong, J.-H. Chae, and S. Kim, "A 0.85-pJ/b 16-Gb/s/pin single-ended transmitter with integrated voltage modulation for low-power memory interfaces," IEEE Journal of Solid-State Circuits, vol. 58, no. 9, pp. 2659-2667, May 2023.
  6. J. Kim, J. Yun, J.-H. Chae, and S. Kim, "A 50-1600MHz wide-range digital duty-cycle corrector with counter-based half-cycle delay line," IEEE Access , vol. 11, pp. 30555-30561, Mar. 2023.
  7. J. Park, W. Kim, D. Kim, D. Lee, Y. Hong; S. Kim and J. Rhee, "A 17.6-bit 800-SPS Energy-Efficient Read-Out IC with Input Impedance Boosting," IEEE Sensors Journal, vol. 23, no. 9, pp. 9430-9439, May. 2023.
  8. S. Lee, Y.-U. Jeong, J. Yun, J.-H. Chae, and S. Kim, "A Low-Power DRAM Transmitter with Phase and Current-Mode Amplitude Equalization to Improve Impedance Matching," IEEE Transactions on Circuits and Systems-II, vol. 69, no. 11, pp.4208-4212,  November 2022.
  9. H. Park,Y.-U. Jeong,  and S. Kim, "A 24-Gb/s/pin Single-Ended PAM-4 Receiver with 1-tap Decision Feedback Equalizer using Inverter-based Summer for Memory Interfaces," IEEE Access, vol. 10, pp. 91888-91896, August 2022.
  10. B. Lee, J. Yang, J. S. Cho, and S. Kim, "A Low-Power Digital Capacitive MEMS Microphone Based on a Triple-Sampling Delta-Sigma ADC With Embedded Gain,"IEEE Access, vol. 10, pp. 75323-75330, July 2022.
  11. Y.-U. Jeong, S. Choi, J.-H. Chae, J. Yun, S.-H. Jeong, and Suhwan Kim, "A 10 Gb/s/pin Single-Ended Transmitter with Reflection-Aided Duobinary Modulation for Dual-Rank Mobile Memory Interfaces," IEEE Transactions on Circuits and Systems-I, vol. 69, no. 3, March 2022.
  12. H. H. Cheong and S. Kim, "A Fast-Locking All-Digital PLL With Triple-Stage Phase-Shifting," IEEE Access, vol. 9, pp. 160224-160237, November 2021.
  13. C. Rhee, H. Kim (C. Rhee and H. Kim are equally contributed), H. Yang, and S. Kim, "Under-Display Optical Proximity Sensor with Silicon Nanowires" IEEE Sensors Journal, vol. 21, no. 18, pp. 20239-20247, September 15, 2021.
  14. S. Choi, Y.-U. Jeong, J.-H. Chae, S.-H. Jeong, and S. Kim, "A Differentiating Receiver with a Transition-Detecting DFE for Dual-Rank Mobile Memory Interface," IEEE Access, vol. 9, pp. 120285-120296, September 2021.
  15. C. Hyun, Y.-U. Jeong, S. Kim, and J.-H. Chae, "An 18-Gb/s/pin Single-Ended PAM-4 Transmitter for Memory Interfaces with Adaptive Impedance Matching and Output Level Compensation," Electronics 2021, 10(15), 1768 (This article belongs to the Special Issue High-Speed I/O Circuits and Architectures).
  16. H. Ko, M. Kim, H. Park, S. Lee, J. Kim, J.-H. Chae, and S. Kim, "A Controller PHY for Managed DRAM Solution with Damping-Resistor-Aided Pulse-Based Feed-Forward Equalizer," Journal of Solid-State Circuits, vol. 56, no. 8, pp. 2563-2573, August 2021.
  17. Y.-U. Jeong, H. Park, C. Hyun, J.-H. Chae, S.-H. Jeong, and S. Kim, "A 0.64-pJ/bit 28-Gb/s/pin High-Linearity Single-Ended PAM-4 Transmitter with an Impedance-Matched Driver and Three-Point ZQ Calibration for Memory Interface," IEEE Journal of Solid-State Circuits, vol. 56, no. 4, pp. 1278-1287, April 2021.
  18. J. Jun, S. Shin, M. Kim, Y. Ahn, and S. Kim, "A ±0.15 %RH Inaccuracy Humidity Sensing System with a ±0.44 °C (3σ) Inaccuracy On-Chip Temperature Sensor", IEEE Sensors Journal, vol. 21, no. 2, pp. 2115-2123, January 15, 2021.
  19. S. Lee, H.-G. Ko,J.-H. Chae, S. Shin, J. Yun, D.-K. Jeong, and S. Kim, "A 0.83-pJ/bit 6.4-Gb/s HBM Base Die Receiver using a 45° Strobe Phase for Energy-Efficient Skew Compensation," IEEE Transactions on Circuits and Systems-II vol. 67, no. 10, pp.1735-1739, October 2020.
  20. S. Shin, H.-G. Ko, C.-H. Kye, S.-Y. Lee, J. Yun, D. Lee, H.-K. Jung, S. Kim, and D.-K. Jeong, "A 0.45 pJ/b, 6.4 Gb/s Forwarded-Clock Receiver With DLL-Based Self-Tracking Loop for Unmatched Memory Interfaces,"  IEEE Transactions on Circuits and Systems-II, vol. 67, no. 10, pp.1814-1818,  October 2020.
  21. H. Kim, Y. Park, S. Kim, and H. Lee, "Level-Shifting Low-Pass Filter Using DC-Decoupled Capacitance Multiplication for Integrated Input Interface of Automotive MCUs," Journal of Semiconductor Technology and Science, vol. 20, no. 5, pp. 463-468, October 2020.
  22. Y.-U. Jeong, J. Park, M. Kim, J.-H. Chae, J. Yun, H. Lee, and S. Kim,"A 9Gb/s Wide Output Range Transmitter with 2D Binary-Segmented Driver and Dual-Loop Calibration for Intra-Panel Interfaces," IEEE Transactions on Circuits and Systems-II, vol. 67, no. 9, pp.1589-1593,  September 2020.
  23. Y. Yang, B. Lee, J. S. Cho, H. Lee, and S. Kim,"A Digital Capacitive MEMS Microphone for Speech Recognition with Fast Wake-up Feature using a Sound Activity Detector," IEEE Transactions on Circuits and Systems-II, vol. 67, no. 9, pp.1509-1513,  September 2020.
  24. J.-H. Chae, Y.-U. Jeong, and S. Kim, "Data-Dependent Selection of Amplitude and Phase Equalization in a Quarter-Rate Transmitter for Memory Interfaces," IEEE Transactions on Circuits and Systems-I, vol. 67, no. 9, pp.2972-2983,  September 2020.
  25. H. Ko, and S. Kim, " A 3.2 GHz Quadrature Error Corrector for DRAM Transmitters, using Replica Serializers and Pulse-Shrinking Delay Lines," IEEE Solid-State Circuits Letters, vol. 3, pp.38-41, February 04, 2020.
  26. C. Rhee, H. Yang, and S. Kim, "A PM1, PM2.5, and PM10 Airborne Particle Detector With Laser Illumination Stabilized by Optical Feedback", IEEE Sensors Journal, vol. 20, no. 4, pp. 1988-1996, February 15, 2020.
  27. S. Kim, C. Rhee (S. Kim and C. Rhee are equally contributed),  and S. Kim, "A Wide Dynamic Range Multi-Mode Band-Pass Continuous-Time Delta-Sigma Modulator Employing Single-Opamp Resonator with Positive Resistor-Feedback," IEEE Transactions on Circuits and Systems-II, vol. 67, no. 2, pp.235-239, February 2020.
  28. J.-H. Chae, M. Kim, S. Choi, and S. Kim, "A 10.4-Gb/s 1-Tap Decision Feedback Equalizer with Different Pull-Up and Pull-Down Tap Weights for Asymmetric Memory Interfaces," IEEE Transactions on Circuits and Systems-II, vol. 66, no. 2, pp.220-224,  February 2020.
  29. C. Rhee, J.-Y. Park, and S. Kim, "A 0.3 lx-1.4 Mlx Monolithic Silicon Nanowire Light-to-Digital Converter with Temperature-Independent Offset Cancellation," IEEE Journal of Solid-State Circuits, vol. 55, no. 2, pp. 378-391, February 2020.
  30. J. Jun, S. Park, J. Kang, and S. Kim, "A 22-bit Read-Out IC with 7-ppm INL and Sub-100-uHz 1/f Corner for DC Measurement Systems," IEEE Journal of Solid-State Circuits, vol. 54, no. 11, pp. 3086-3096, November 2019.
  31. C. Rhee and S. Kim,"8.4-to-16-bit resolution, 1-to-16 kHz bandwidth ADC with programmable-gain functionality for multi-sensor applications,"   IEEE Electronic Letters, vol. 55, no. 18, pp. 982-984, 5th September 2019.
  32. T. Kim, S. Shin, and S. Kim, "An 80.2 dB DR 23.25 mW/Channel 8-Channel Ultrasound Receiver with a Beamforming Embedded SAR ADC,"  IEEE Transactions on Circuits and Systems-II vol. 66, no. 9, pp.1487-1491, September 2019.
  33. J.-H. Chae, H. Ko, J. Park, and S. Kim, "A Quadrature Clock Corrector for DRAM Interfaces, with a Duty-Cycle and Quadrature Phase Detector based on a Relaxation Oscillator," IEEE Transactions on Very Large Scale Integration (VLSI) Systems, vol. 27, no. 4, pp.978-982. April 2019.
  34. J.-H. Chae, H. Ko, J. Park, and S. Kim, "A 12.8Gb/s Quarter-Rate Transmitter using a 4:1 Overlapped Multiplexing Driver Combined with an Adaptive Clock Phase Aligner,"  IEEE Transactions on Circuits and Systems-II, vol. 66, no. 3, pp.372-376, March 2019.
  35. H. Yang, J.-S. Cho, and S. Kim, "A Stereo Audio Delta-Sigma DAC with 40-kHz Bandwidth and 103-dB SNR," Journal of Semiconductor Technology and Science, vol. 18, no. 6, pp. 685-693, December 2018.
  36. J.-H. Chae, M. Kim, G.-M. Hong, J. Park, and S. Kim, "A 3.2Gb/s 16-Channel Transmitter for Intra-Panel Interfaces, with Independently Controllable Output Swing, Common-Mode Voltage, and Equalization," IEEE Access, vol. 6, no. 1, pp. 78055-78064, December 2018.
  37. M. Kim, J.-H. Chae, S. Choi, G.-M. Hong, H. Ko, and S. Kim, "A 4266Mb/s/pin LPDDR4 Interface with an Asynchronous Feedback CTLE and an Adaptive 3-step Eye Detection Algorithm for Memory Controller,"  IEEE Transactions on Circuits and Systems-II vol. 65, no. 12, pp.1894-1898, December 2018.
  38. J. Park, J.-H. Chae, Y.-U. Jeong, J.-W. Lee, and S. Kim, "A 2.1-Gb/s 12-Channel Transmitter with Phase Emphasis Embedded Serializer for 55-inch UHD Intra-panel Interface," IEEE Journal of Solid-State Circuits, vol. 53, no. 10, pp. 2878-2888, October 2018.
  39. J. S. Cho, C. Rhee, S. Kim, Y. T. Yang, J. H. Jun, H. Lee, and S. Kim, "A 1.2-V 108.9-dB A-Weighted DR 101.4-dB SNDR Audio ΣΔ ADC Using a Multi-Rate Noise-Shaping Quantizer," IEEE Transactions on Circuits and Systems-II vol. 65, no. 10, pp.1315-1319, October 2018.
  40. S. Kim, S.-I. Na, Y. Yang,  and S. Kim, “A 2 MHz BW 82 dB DR Continuous-Time Delta-Sigma Modulator with a Capacitor-Based Voltage DAC for ELD Compensation,” IEEE Transactions on Very Large Scale Integration (VLSI) Systems, vol. 26, no. 10, pp.1999-2006. October 2018.
  41. H. Ko, J.-H. Chae, and S. Kim, "Single-ended voltage-mode duobinary transmitter with feedback time reduced parallel precoder,"  IEEE Electronic Letters, vol. 54, no. 26, pp. 936-937, July 2018.
  42. S. Shin, T. Kim, and S. Kim, "MATLAB/Simulink Pulse-Echo Ultrasound System Simulator with Electrical Impedance Matching," Journal of Semiconductor Technology and Science, vol. 18, no. 3, pp. 328-336, June 2018.
  43. Y. Park, J. Yun, D. Park, S. Kim and S. Kim, “An Uncooled Microbolometer Infrared Imager with a Shutter-Based Successive Approximation-Calibration Loop,” IEEE Transactions on Very Large Scale Integration (VLSI) Systems, vol. 26, no. 1, pp.122-132. January 2018.


[2017 & Past]

  1. J. Jun, C. Rhee, S. Kim, and S. Kim, "A  SC Interface with Programmable-Gain Embedded ΔΣ ADC for Monolithic 3-Axis 3-D Stacked Capacitive MEMS Accelerometer", IEEE Sensors Journal, vol. 17, no. 17, pp. 5558-5568, September 2017.
  2. J.-H. Chae, M. Kim, G.-M. Hong, J. Park, H. Ko, W.-Y. Shin, H. Chi, D.-K. Jeong, and S. Kim, "0.11-2.5GHz All-Digital DLL for Mobile Memory Interface with Phase Sampling Window Adaptation to Reduce Jitter Accumulation,"  Journal of Semiconductor Technology and Science, vol. 17, no. 3, pp. 411-424, June 2017.
  3. J.-H. Chae, M. Kim, H. Ko, J. Park, G.-M. Hong, D.-K. Jeong, and S. Kim, "A 266-2133MHz Phase Shifter using All-Digital DLL and Triangular-Modulated Phase Interpolator for LPDDR4X Interface," IEEE Electronic Letters, vol. 53, no. 12, pp. 766-768, June 2017.
  4. S. Kim, S.-I. Na, Y. Yang, H. Kim, T. Kim, J. S. Cho, J. Kim, J. W. Chang, and S. Kim, "A 4x32-Channel Neural Recording System for Deep Brain Stimulation Systems," Journal of Semiconductor Technology and Science, vol. 17, no. 1, pp. 129-140, February 2017.
  5. S.-I. Na, S. Kim,Y-T. Yang, and S. Kim, "Estimating Non-Ideal Effects within a Top-Down Methodology for the Design of Continuous-Time Delta Sigma Modulators" Journal of Semiconductor Technology and Science, vol. 16, no. 3, pp. 319-329, June 2016.
  6. H. Lee, D. Shim, C. Rhee, M. Kim, and S. Kim, "A Sub-1.0V On-Chip CMOS Thermometer with a Folded Temperature Sensor for Low-Power Mobile DRAM," IEEE Transactions on Circuits and Systems-II vol. 63, no. 6, pp.553-557, June 2016.
  7. Y. Park, H. Yang, J. Ahn, and S. Kim, "Column readout circuit with dual integration CDS for infrared imagers," The Institue of Electronics, Information and Communication Engineers (IEICE) Electronics Express, vol. 13, no. 7, pp. 1-8, February 2016.
  8. T. Kim, S. Shin, H. Lee, H. Kim, H. Shin, E. Kim, and S. Kim, "Matlab/Simulink Pulse-Echo Ultrasound System Simulator Based on Experimentally Validated Models," IEEE Transactions on Ultrasonics, Ferroelectrics, and Frequency Control, vol. 63, no. 2, pp. 290-302, February 2016.
  9. S. Yim, H. Lee, B. Lee, K. Kang, and S. Kim, "Design of a Two-Stage Driver for LED MR16 Retrofit Lamps Compatible with Electronic Transformers," Journal of Semiconductor Technology and Science, vol. 16, no. 1, pp. 1-10, February 2016.
  10. H. Lee, J. Kim, D. Ha, T. Kim, and S. Kim, "Differentiating ASK Demodulator for Contactless Smart Cards Supporting VHBR," IEEE Transactions on Circuits and Systems-II, vol. 62, no. 7, pp. 641-645, July 2015.
  11. J.-K. Woo, T. Kim, and S. Kim, "A Comparator-Based Cyclic Analog-to-Digital Converter with Multi-level Input Tracking Boosted Preset Voltage," Analog Integrated Circuits and Signal Processing, vol. 81, no. 3, pp. 279-739, December 2014.
  12. A. Kavala, W. Bae, S. Kim, G.-M. Hong, H. Chi, S. Kim, and D.-K. Jeong, "A PVT-compensated 2.2 to 3.0 GHz Digitally Controlled Oscillator for All-Digital PLL," Journal of Semiconductor Technology and Science, vol. 14, no. 4, pp. 484-494, August 2014.
  13. J.-K. Woo, H. Lee, H.-C. Kim, D.-K. Jeong, and S. Kim, “1.2V 10-bit 75MS/s Pipelined ADC with Phase-Dependent Gain-Transition CDS ,”  IEEE Transactions on Very Large Scale Integration VLSI Systems, vol. 22, no. 3, pp. 585-592, March 2014.
  14. D. Shim, H. Jeong, H. Lee, C. Rhee, D.-K. Jeong, and S. Kim, "A Process-Variation-Tolerant On-Chip CMOS Thermometer for Auto Temperature Compensated Self-Refresh of Low-Power Mobile DRAM," IEEE Journal of Solid-State Circuits, vol. 48, no. 10, pp. 2550-2557, October 2013.
  15. Y. Xu, H. Lee, Y. Hu, J. Huang, S. Kim, and M. Yun, "Detection and Identification of Breast Cancer Volatile Organic Compounds Biomarkers Using Highly-Sensitive Single Nanowire Array on a Chip," Journal of Biomedical Nanotechnology, vol. 9, pp. 1164-1172, July 2013.
  16. Y. Hu, H. Lee, S. Kim, and M. Yun, "A Highly Selective Chemical Sensor Array Based on Nanowire Array / Nanostructure for Gas Identification," Sensor and Actuator: B - Chemical (SnAB), vol. 181, pp. 424-431, May 2013.
  17. W.-Y. Shin, G.-M. Hong, H. Lee, J.-D. Han, K.-S. Park, D.-H. Lim, S. Kim, D. Shim, J.-H. Chun,D.-K. Jeong, and S. Kim, "A 4-Slot, 8-Drop Impedance-Matched Bidirectional Multi-Drop DQ Bus with a 4.8-Gb/s Memory Controller Transceiver," IEEE Transactions on Components, Packaging and Manufacturing Technology, vol. 3, no. 5, pp. 858-869, May 2013..
  18. R. Singh, G.-M. Hong, and S. Kim, "Bitline Techniques with Dual Dynamic Nodes for Low-Power Register Files," IEEE Transactions on Circuits and Systems-I, vol. 60, no. 4, pp. 965-974, April 2013.
  19. S. Kim, J.-K. Woo, W.-Y. Shin, G.-M. Hong, H. Lee, H. Lee, and S. Kim, "A 10Mbps, 0.8pJ/bit, Referenceless Clock and Data Recovery Circuit for Optically Controlled Neural Interface System," IEEE Transactions on Circuits and Systems-II, vol. 60, no. 1, pp. 6-10, January 2013.
  20. H. Kim, S. Kim, Y. Hong,"Frequency Dependency of Multi-layer OLED Current Density-voltage Shift and its Application to Digitally-driven AMOLED," Journal of the Optical Society of Korea (JOSK), vol. 16, issue 2, pp. 181-184 (2012).
  21. [Special Issue of GLSVLSI 2011: Current Trends on VLSI and Ultra Low-Power Design] R. Singh, G. M. Hong, M. Kim, J. Park, W.-Y. Shin, and S. Kim, "Static-switching pulse domino: A switching-aware design technique for wide fan-in dynamic multiplexers," Integration, the VLSI Journal, vol. 45, no. 3, pp. 253-262, June 2012.
  22. R. Singh, J.-K. Woo, H. Lee, S. Y. Kim, and S. Kim, “Power-Gating Noise Minimization by Three-Step Wake-up Partition,”  IEEE Transactions on Circuits and Systems-I, vol. 59, no. 4, pp.749-762, April 2012.
  23. G. M. Hong, W.-Y. Shin, D. Shim, J.-H. Park, M.-O. Kim, and S. Kim, "High-Speed Phase Rotator using Resistive Interpolation for a 3.75-6.9Gb/s Serial-Link Receiver," IEE Electronics Letters, vol.48, no.8, pp.429-430, April 2012.
  24. H. Lee, S. Lee, Y. J. Park, D. Perello, D.-H. Kim, S.-H. Hong, M. Yun, and S. Kim, "Integrating metal-oxide-decorated CNT networks with a CMOS readout in a gas sensor," Sensors, 2012, 12(3), 2582-2597.
  25. S. Kim, H. Lee, H. Lee, J.-K. Woo, J. Cheon, H. Y. Kim, Y. J. Park and S. Kim, “Optical Failure Analysis Technique in Deep Submicron CMOS Integrated Circuits,” Journal of Semiconductor Technology and Science, vol. 11, no. 4, December 2011.
  26. D.-Y. Shin, H. Lee, and S. Kim, “Improving the Accuracy of Capacitance-to-Frequency Converter by Accumulating Residual Charges,” IEEE Transactions on Instrumentation and Measurement, vol. 60, no. 12, pp. 3950-3955, December 2011.
  27. M. Kim, H. Lee, J.-K. Woo, N. Xing, M.-O. Kim, and S. Kim, “A Low-Cost and Low-Power Time-to-Digital Converter Using Triple-Slope Time-Stretching,” IEEE Transactions on Circuit and System-II, vol. 58, no. 3, pp. 169-173, March 2011.
  28. D.-Y. Shin, H. Lee, and S. Kim, “A Delta-Sigma Interface Circuit for Capacitive Sensors with an Automatically Calibrated Zero Point,” IEEE Transactions on Circuit and System-II, vol. 58, no. 2, pp. 90-94, February 2011.
  29. H. Song, D.-S. Kim, D.-H. Oh, S. Kim, and D.-K. Jeong, “A 1.0-4.0Gb/s All-Digital CDR with 1.0-ps Resolution DCO and Adaptive Proportional Gain Control,” IEEE Journal of Solid-State Circuits, vol. 46, no. 2, pp.424-434, February 2011.
  30. N. Xing, J.-K. Woo, W.-Y. Shin, H. Lee, and S. Kim, “A 14.6 ps Resolution, 50 ns Input-Range Cyclic Time-to-Digital Converter using Fractional Difference Conversion Method,” IEEE Transactions on Circuits and Systems-I, vol. 57, no. 12, pp.3064-3072, December 2010.
  31. D.-S. Kim, H. Song, T. Kim, S. Kim, and D.-K. Jeong, “A 0.3–1.4 GHz All-Digital Fractional-N PLL with Adaptive Loop Gain Controller,” IEEE Journal of Solid-State Circuits, vol. 45, no. 11, pp.2300-2311, November 2010.
  32. H. Lee, J.-K. Woo, and S. Kim, “Charge Amplifier with an Enhanced Frequency Response for SPM-Based Data Storage,” IEEE Transactions on Circuit and System-II, vol. 57, no. 9, pp. 691 – 695, September 2010.
  33. W.-Y. Shin, M. Kim, G.-M. Hong, and S. Kim, “A Fast-Acquisition PLL using split Half-Duty Sampled Feedforward Loop Filter,” IEEE Transactions on Consumer Electronics, vol. 56, no. 3, pp. 1856-1859, August 2010.
  34. S. Lee, H. Lee, J.-K. Woo, and S. Kim, “A Low-Voltage Bandgap Reference with Output-Regulated Current Mirror in 90nm CMOS,” IEE Electronics Letters, vol.46, no.14, pp.976-977, July 2010. (Errata: Editor’s Correction: 276.6uW, instead of 276.pW)
  35. H. Lee, J.-K. Woo, and S. Kim, “A CMOS Differential-Capacitance-to-Frequency Converter Utilizing Repetitive Charge Integration and Charge Conservation,” IEE Electronics Letters, vol.46, no.8, pp.567-569, April 2010.
  36. N. Xing, W.-Y. Shin, D.-K. Jeong, and S. Kim, “A High-Resolution Time-to-Digital Converter utilizing Fractional Difference Conversion Scheme,” IEE Electronics Letters, vol.46, no.6, pp.398-400, March 2010.
  37. D.-Y. Shin, J.-K. Woo, Y. Hong, and S. Kim, “Quantitative Evaluation of Image Sticking on Displays with Different Gradual Luminous Variation,” Journal of SID, vol. 18, no 3, pp.228-234, March 2010.
  38. B. Y. Lee, S. M. Seo, D. J. Lee, M. Lee, J. Lee, J.-H. Cheon, E. Cho, H. Lee, I.-Y. Chung, Y. J. Park, S. Kim, and S. Hong, “Biosensor System-on-a-chip including CMOS-based Signal Processors and 64 Carbon Nanotube-based Sensors for the Detection of a Neurotransmitter,” Lab on a Chip, 2010, 10, 894-898.
  39. D.-Y. Shin, J.-K. Woo, Y. Hong, and S. Kim, “Reducing image sticking in AMOLED displays with time-ratio grayscale by analog calibration,” Journal of SID, vol. 17, no 9, pp.705-713, September 2009.
  40. H.-W. Lee, H. Lee, J.-K. Woo, W.-Y. Shin and S. Kim, “A Low-Power Register File with Dual-Vt Dynamic Bit-Lines driven by CMOS Bootstrapped Circuit,” Journal of Semiconductor Technology and Science, vol. 9, no. 3, pp.148-152, Sept. 2009.
  41. J.-K. Woo, D.-Y. Shin, D.-K. Jeong, and S. Kim, “High-Speed 10-bit LCD Column Driver with a Split DAC and a Class-AB Output Buffer,” IEEE Transactions on Consumer Electronics, vol. 55, no. 3, pp.1431-1438, August 2009.
  42. H. Song, S. Kim, and D.-K. Jeong, “A Reduced-Swing Voltage-Mode Driver for Low-Power Multi-Gb/s Transmitters,” Journal of Semiconductor Technology and Science, vol. 9, no. 2, pp.104-109, June 2009.
  43. Y.-D. Kim, H.-S. Ahn, S. Kim, and D.-K. Jeong, “A High-Speed Range-Matching TCAM for Storage-Efficient Packet Classification,” IEEE Transactions on Circuits and Systems-I, vol. 56, no. 6, pp.1221-1230, June 2009.
  44. J.-H. Lee, S. Kim, and D.-K. Jeong, “A Combined Clock and Data Recovery Circuit with Adaptive Cancellation of Data-Dependent Jitter,” Journal of Semiconductor Technology and Science, vol. 8, no. 3, pp.193-199, September 2008.
  45. H.-W. Lee, H. Lee, J.-K. Woo, W.-Y. Shin, and S. Kim, “Power-Gating Structure with Virtual Power-Rail Monitoring Mechanism,” Journal of Semiconductor Technology and Science, vol. 8, no. 2, pp.134-138, June. 2008.
  46. [Special Issue on Device Technologies and Circuits Techniques for Power Management of IEEE TED] S. Kim, C. Choi, D.-K. Jeong, S. V. Kosonocky, and S. Park, “Reducing Ground Bounce Noise and Stabilizing the Data Retention Voltage of Power Gating Structures,” IEEE Transactions on Electron Devices, vol. 55, no. 1, pp.197-205, Jan. 2008.
  47. S. Kim, S. V. Kosonocky, D. R. Knebel, K. Stawiasz, and M. C. Papaefthymiou, “A Multi-Mode Power Gating Structure for Low-Voltage Deep-Submicron CMOS ICs,” IEEE Transactions on Circuits and Systems-II, vol. 54, no. 7, pp. 586-590, July 2007.
  48. H. Jeong, B.-J. Yoo, C. Han, S.-Y. Lee, K.-Y. Lee, S. Kim, D.-K. Jeong, and W. Kim, “A 0.25um CMOS 1.9-GHz PHS RF Transceiver with a 150-kHz Low-IF Architecture,” IEEE Journal of Solid-State Circuits, vol.42, no.6, pp.1318-1327, June 2007.
  49. J.-K. Woo, D.-K. Jeong, and S. Kim, “A Fast-Locking CDR Circuit with Autonomously Reconfigurable Mechanism,” IEE Electronics Letters, vol.43, no.11, pp.624-626, May 2007.
  50. V. Visvesh, M. C. Papaefthymiou, S. V. Kosonocky, and S. Kim, “On-Chip Synchronous Communication between Clock Domains with Quotient Frequencies,” IEE Electronics Letters, vol. 43, no. 9, pp.497-499, April 2007.
  51. [Special Section on Energy Efficient Computing of IEEE TC] S. Kim, C. H. Ziesler, and M. C. Papaefthymiou, “Charge-Recovery Computing in Silicon,” IEEE Transactions on Computers, vol. 54, no. 6, pp.651-659, June 2005.
  52. J.-S. Ahn, D.-K. Jeong, and S. Kim, “Fast Three-Dimensional Programmable Two-Selector,” IEE Electronics Letters, vol. 40, no. 18, pp.1098-1099, September 2004.
  53. S. Hong, S.-S. Chin, S. Kim, and W. Hwang, “Power Reduction Technique in Coefficient Multiplications through Multiplier Characterization,” Journal of VLSI Signal Processing, vol. 38, no. 2, pp.101-113, September 2004.
  54. J.-O. Plouchart, N. Zamdmer, J. Kim, M. Sherony, Y. Tan, A. Ray, M. Talbi, L. F. Wagner, K. Wu, N. E. Lustig, S. Narasimha, P. O'Neil, N. Phan, M. Rohn, J. Strom, D. M. Friend, S. V. Kosonocky, D. R. Knebel, S. Kim, K. A. Jenkins, and M. M. Rivier, “Application of an SOI 0.12um CMOS Technology to SoCs with Low-Power and High-Frequency Circuits,” IBM Journal of Research and Development, vol. 47, no. 5/6, pp.611-629, September/November 2003.
  55. S. Kim, C. H. Ziesler, and M. C. Papaefthymiou, “Fine-Grain Real-Time Reconfigurable Pipelining,” IBM Journal of Research and Development, vol. 47, no. 5/6, pp.599-609, September/November 2003.
  56. S. Kim and C. H. Ziesler, “A Clockless Future of Systems On Chip,” Design & Test of Computers: Special Issue on Clockless VLSI Design, vol. 20, no. 6, November/December 2003.
  57. S. Kim, C. H. Ziesler and M. C. Papaefthymiou, “A True Single-Phase Energy-Recovery Multiplier,” IEEE Transactions on Very Large Scale Integration VLSI Systems, vol. 11, no. 2, pp. 194-207, April 2003.
  58. S. V. Kosonocky, A. J. Bhavnagarwala, K. Chin, G. D. Gristede, A.-M. Haen, W. Hwang, M. B. Ketchen, S. Kim, D. R. Knebel, K. W. Warren, and V. Zyuban, “Low-Power Circuits and Technology for Wireless Digital Systems,” IBM Journal of Research and Development, vol. 47, no. 2/3, pp.283-298, March/May 2003.
  59. S. Hong, S. Kim, and W. E. Stark, “Low-Power Application-Specific Parallel Array Multiplier Design for DSP applications,” VLSI Design: An International Journal of Custom-Chip Design, Simulation, and Testing, vol. 14, no. 3, pp.287-298, October 2002.
  60. S. Kim and M. C. Papaefthymiou, “True Single-Phase Adiabatic Circuitry,” IEEE Transactions on Very Large Scaling Integration VLSI Systems, vol. 9, no. 1, pp.52-63, February 2001.
  61. S. Kim, S.-W. Kim and T. Rhee, “An Extended Fuzzy Clustering Algorithm and Its Application,” Journal of Circuits, Systems, and Computers, vol. 5, no. 2, pp.239-259, April 1995.

 

International Conference Publications

 

[2024-2018]

  1. S.Seo, Y.Jeong, J.Yun, J.Kim, and S.Kim  "A 0.77-pJ/bit 40-Gb/s/pin Single-Ended Hybrid DAC-Based Transmitter for Memory Interfaces." In Proceedings of the IEEE International Symposium on Circuits and Systems (ISCAS), May 2024.
  2. J. Kan, S. Park, S. Kim, and J. Rhee, "A 56-To-110 dB Gain Programmable Gain Amplifier With Second-Order Band Pass Filter for Ultrasonic Sensor Systems," In Proceeding of International Conference on Electronics, Information, and Communication (ICEIC), Feb. 2023.
  3. S. Park, W. Kim, S. Kim, and J. Rhee, "A 133.3 dB Dynamic Range Pulse Oximeter Front-End With Low-Noise Area-Efficient Offset Cancellation Current DAC," In Proceeding of International Conference on Electronics, Information, and Communication (ICEIC), Feb. 2023.
  4. H.-H.Cheong and S. Kim, "A 19-Bit Range and 4.5-Ps Resolution Fully-Synthesizable Time-to-Digital Converter with Quad-Edge Offset Cancellation," In Proceedings of the IEEE International Symposium on Circuits and Systems (ISCAS), May 2022.
  5. S. Lee, J. Yun, and S. Kim, "A 78.8fJ/bit/mm 12.0Gb/s/Wire Capacitively Driven On-Chip Link Over 5.6mm with an FFE-Combined Ground-Forcing Biasing Technique for DRAM Global Bus Line in 65nm CMOS," In Proceedings of the IEEE International Solid-State Circuits Conference (ISSCC), February 2022.
  6. S. Shin, M. Kim, J. Park, H. Lee, and S. Kim, "Energy-Efficient Read-Out IC for High-Precision DC Measurement System with Instrumentation Amplifier Power Reduction Technique" In Proceedings of the IEEE International Symposium on Circuits and Systems (ISCAS), May 2021.
  7. H. Park, J. Park, J. W. Lee, Y.-U. Jeong, S.-H.Jeong, S. Kim, and J.-H.Chae, "A High-Accuracy and Fast-Correction Quadrature Signal Corrector Using an Adaptive Delay Gain Controller for Memory Interfaces," In Proceedings of the IEEE International Symposium on Circuits and Systems (ISCAS), May 2021.
  8. H. H. Cheong and S. Kim, "A Power-efficient and Fast-locking Digital Quadrature Clock Generator with Ping-pong Phase Detection," in Proceedings of IEEE International Symposium on Circuits and Systems (ISCAS), May 2021.
  9. J. Yun, S. Lee, Y.-U. Jeong, S.-H. Jeong, and S. Kim, "A 0.4-1.7GHz Wide Range Fractional-N PLL Using a Transition-Detection DAC for Jitter Reduction," In Proceedings of the IEEE Asian Solid-State Circuits Conference (ASSCC), November 2020.
  10. Y. Ahn, H. Lee,  and S. Kim, "A Sub-1 ppm/°C CMOS Bandgap Voltage Reference with Process Tolerant Piecewise Second-Order Curvature Compensation," In Proceedings of the IEEE International SoC Conference (SOCC), September 2020.
  11. Y.-U. Jeong, J. Park, M. Kim, J.-H. Chae, J. Yun, H. Lee, and S. Kim,"A 9Gb/s Wide Output Range Transmitter with 2D Binary-Segmented Driver and Dual-Loop Calibration for Intra-Panel Interfaces," In the Proceedings of International Symposium on Integrated Circuits and Systems, August 2020.
  12. Y. Yang, B. Lee, J. S. Cho, H. Lee, and S. Kim,"A Digital Capacitive MEMS Microphone for Speech Recognition with Fast Wake-up Feature using a Sound Activity Detector," In the Proceedings of International Symposium on Integrated Circuits and Systems, August 2020.
  13. Y.-U. Jeong, H. Park, C. Hyun and S. Kim, "A 28-Gb/s/pin PAM-4 Single-Ended Transmitter with High-Linearity and Impedance-Matched Driver and 3-Point ZQ calibration for Memory Interfaces," In Proceedings of the Proceedings of the IEEE Symposium on VLSI Circuits, June 2020.
  14. Y. Yang, B. Lee, J.Cho and S. Kim, "A Sound Activity Detector Embedded Low-Power MEMS Microphone Readout Interface for Speech Recognition," In Proceedings of the IEEE International Symposium on Low Power Electronics and Design (ISLPED), July 2019.
  15. Y.-U. Jeong, J.-H. Chae, S. Choi, J. Yun, S.-H. Jeong, and S. Kim, "A Low-Power and Low-Noise 20:1 Serializer with Two Calibration Loops in 55-nm CMOS," In Proceedings of the IEEE International Symposium on Low Power Electronics and Design (ISLPED), July 2019.
  16. H.-G. Ko, S. Shin, C.-H. Kye, S.-Y. Lee, J. Yun, H.-K. Jung, D. Lee, S. Kim, and D.-K. Jeong, "A 370-fJ/b, 0.0056 mm2/DQ, 4.8-Gb/s DQ Receiver for HBM3 with a Baud-Rate Self-Tracking Loop," In Proceedings of the Symposium on VLSI Circuits,  June 2019.
  17. J. Jun, J. Kang, and S. Kim, "A 16 bit Incremental ADC with Swapping DAC for Low Power Sensor Applications," In Proceedings of the IEEE International Symposium on Circuits and Systems (ISCAS), May 2019.
  18. C. Hyun, H. Ko, J. -H. Chae, H. Park, and S. Kim, "A 20Gb/s Dual-Mode PAM4/NRZ Single-Ended Transmitter with RLM Compensation," In Proceedings of the IEEE International Symposium on Circuits and Systems (ISCAS), May 2019.
  19. J.-W. Lee, J.-H. Chae, J. Park, H. Park, J. Yun,  and S. Kim, "Energy-Efficient Dynamic Comparator with Active Inductor for Receiver of Memory Interfaces," In Proceedings of the IEEE International Symposium on Low Power Electronics and Design (ISLPED), July 2018.
  20. J. Jun, C. Rhee, M.-S. Kim, J. Kang, and S. Kim, "A 21.8-bit Sub-100 µHz 1/f Corner 2.4 µV Offset Programmable-Gain Read-Out IC for Bridge Measurement Systems," In Proceedings of the IEEE International Solid-State Circuits Conference (ISSCC), February 2018.
  21. H. Yang, S. Kim, T. Kim, and S. Kim, "A 12-bit 3 MS/s Asynchronous Comparator-Based Cyclic ADC with an Adjustable Threshold Voltage Comparator," In Proceedings of the International Conference on Electronics, Information, and Communication (ICEIC), January 2018.

 

[2017 & Past]

  1. J. Park, J.-H. Chae, Y.-U. Jeong, J.-W. Lee, and S. Kim, "A 2.1Gbps 12-Channel Transmitter with Phase Emphasis Embedded Serializer for UHD Intra-panel Interface," In Proceedings of the IEEE Asian Solid-State Circuits Conference (ASSCC), pp. 257-260, November 2017.
  2. T. Kim and S. Kim, "A 12.1mW, 60dB SNR, 8-Channel Beamforming Embedded SAR ADC for Ultrasound Imaging Systems," In Proceedings of the IEEE Asian Solid-State Circuits Conference (ASSCC), pp. 141-144, November 2017.
  3. M. Kim, J. Park, J.-H. Chae, H. Ko, M. Kim, and S. Kim, "An 8Gb/s Adaptive DFE with Level Calibration using Training Data Pattern for Mobile DRAM Interface," In Proceedings of the 14th Internatinal SoC Design Conference (ISOCC), November 2017.
  4. Y. Yang, J. Jun,  and S. Kim, "A Low-pass Continuous-time Delta-Sigma Interface Circuit for Wideband MEMS Gyroscope Readout ASIC," In Proceedings of the IEEE International SoC Conference (ISOCC), September 2017.
  5. H. Kim, Y. Park, Y. Han, and S. Kim, "A Constant Bandwidth Switched-Capacitor Programmable-Gain Amplifier Utilizing Adaptive Miller Compensation Technique," In Proceedings of the IEEE International SoC Conference (ISOCC), September 2017.
  6. J. Park, G.-M. Hong, M. Kim, J.-H. Chae, and S. Kim, "A 0.13pJ/bit, Referenceless Transceiver with Clock Edge Modulation for a Wired Intra-BAN Communication," In Proceedings of the IEEE International Symposium on Low Power Electronics and Design (ISLPED), July 2017.
  7. H. Yang, J. S. Cho, Y. Yang, and S. Kim, "A Load Variation Tolerant Readout Interface for High Linear MEMS Capacitive Microphones,"  In Proceedings of the IEEE International Symposium on Circuits & Systems (ISCAS), May 2017.
  8. S. Yim, Y. Park, H. Yang, and S. Kim, "Power efficient SAR ADC adaptive to input activity for ECG monitoring applications," in Proceedings of the IEEE International Symposium on Circuits & Systems (ISCAS), pp. 898-901,  May 2017.
  9. D. Ha, Y. Park, and S. Kim, "A Current-Mirror Technique Used for High-Order Curvature Compensated Bandgap Reference in Automotive Application," In Proceedings of the IEEE International Midwest Symposium on Circuits and Systems (MWSCAS), October 2016.
  10. T. Kim, H. Yang, S. Shin, H. Lee, and S. Kim, "A CMOS Analog Front-End for Driving a High-Speed SAR ADC in Low-Power Ultrasound Imaging Systems," In Proceedings of the IEEE International SoC Conference (SOCC), September 2016.
  11. J. Jun, C. Rhee, and S. Kim, "A 386-uW, 15.2-bit Programmable-Gain Embedded Delta-Sigma ADC for Sensor Applications," In Proceedings of the IEEE International Symposium on Low Power Electronics and Design (ISLPED), August 2016.
  12. J.-W. Lee, M. Kim, J. Park, G.-M. Hong and S. Kim, "Phase Shift Keying Demodulator with Decision Feedback Phase-Locked Loop," In Proceedings of the IEEE International Symposium on Circuits and Systems (ISCAS), pp.1550-1553, May 2016.
  13. H. Lee and S. Kim, "Integer-Based Split-Capacitor DAC using Redundancy for High-Resolution SAR ADC," In Proceedings of the International Conference on Electronics, Information, and Communication, Jan, 27-30 2016
  14. C. Rhee and S. Kim, "A low power, small-area and linearity-compensated CMOS temperature sensor," In Proceedings of the International Conference on Electronics, Information, and Communication, Jan,27-30 2016
  15. J.-H. Chae, G.-M. Hong, J. Park, M. Kim, H. Ko, W.-Y. Shin, H. Chi, D.-K. Jeong, and S. Kim, “A 1.74mW/GHz 0.11-2.5GHz Fast-Locking, Jitter-Reducing, 180?Phase-Shift Digital DLL with a Window Phase Detector for LPDDR4 Memory Controllers,” In Proceedings of the IEEE Asian Solid-State Conference,pp.109-112, November 9-11, 2015.
  16. T. Kim, S. Kim, J-K. Woo, H. Lee, and S. Kim, "A 9-bit, 110-MS/s Pipelined-SAR ADC Using Time-Interleaved Technique with Shared Comparator," In Proceedings of the IEEE International SoC Conference,pp. 170-174, September 8-11, 2015.
  17. Y. Park, H. Yang, H. Kim, J. S. Cho, and S. Kim, "Low Noise Output Stage for Oversampling Audio DAC," In Proceedings of the IEEE International SoC Conference, pp.277-230,September 8-11, 2015.
  18. J. S. Cho, H. Lee, C. Rhee, and S. Kim, "Design of a Stereo Audio Sigma Delta ADC with 92.4 dB SNR and -88.3 dB THD+N,"  In Proceedings of the 30th International Technical Conference on Circuits/Systems, Computers and Communications (ITC-CSCC),pp.611-612, June 29 - July 2, 2015.
  19. J. Yoon, J-H. Oh, J.-H. Park, S. Kim, and D. Lee, "Autonomous Dynamic Driving Control of Wheeled Mobile Robots," In Proceedings of the IEEE International Conference on Robotics and Automation, pp. 5274-5279, May 31 - June 7, 2014.
  20. S.-I. Na, S. Kim, T. Kim, H. Lee, H. Lee, and S. Kim, " A 32-Channel Neural Recording System with a Liquid-Crystal Polymer MEA," In Proceedings of the IEEE BioCAS, pp. 13-16, October 31-November 2, 2013.
  21. M. Kim, W.-Y. Shin, G.-M. Hong, J. Park, J.-H. Chae, N. Xing, J.-K. Woo, and S. Kim, "High-Resolution and Wide-Dynamic Range Time-to-Digital Converter with a Multi-Phase Cyclic Vernier Delay Line, " In Proceedings of the European Solid-State Circuits Conference, pp. 311-314, September 16-20, 2013.
  22. S. Yim, B. Lee, K. Kang, and S. Kim, "Behavioral Modeling of a Two-Stage Average-Current-Mode-Controlled PFC Converter for Dimmable MR16 LED Lamp," In Proceedings of the International SoC Design Conference, Busan, Korea, 2013, pp. 380-383.
  23. S. Kim, S.-I. Na, T.-H. Kim, H. Lee, S. Kim, C. Rhee, and S. Kim, "Neural Recording System with Low-Noise Analog Front-End and Comparator-Based Cyclic ADC," In Proceedings of the IEEE International SoC Conference,pp.110-114, September 12-14, 2012.
  24. J. Park, G.-M. Hong, S. Kim, "Comparison of phase rotator performance and proposal of design method," 27th International Technical Conference on Circuits/Systems, Computers and Communications (ITC-CSCC), July 2012.
  25. B. An, S. Kim, "A Bandgap Reference with Simple Method for Improved PSR at Moderate Frequency," 27th International Technical Conference on Circuits/Systems, Computers and Communications (ITC-CSCC), July 2012.
  26. H. Lee, J.-K. Woo, M. Kim, and S. Kim, “Dififerential Capacitance-to-Digital Converter Utilizing Time-Domain Manipulation of Intermediate Signals,” In Proceedings of the 54nd Midwest Symposium on Circuits and Systems, pp. 1-4, August 2011.
  27. [Best Paper Award, ISLPED'11] S. Kim, J.-K. Woo, W.-Y. Shin, G. Hong, H. Lee, H. Lee, S. Kim, “A Low-Power Referenceless Clock and Data Recovery Circuit with Clock-Edge Modulation for Biomedical Sensor Applications,” In Proceedings of International Symposium on Low Power Electronics and Design, pp. 347-350, August 2011.
  28. J.-K. Woo, T.-H. Kim, H. Lee, S. Kim,  H. Lee, and S. Kim, “A Comparator-Based Cyclic Analog-to-Digital Converter with Boosted Preset Voltage,” In Proceedings of International Symposium on Low Power Electronics and Design, pp. 199-204, August 2011.
  29. H. Lee, H. Lee, J.-K. Woo, S. Kim, and S. Kim, “A CMOS Readout Integrated Circuit with Wide Dynamic Range for a CNT Bio-Sensor,” In Proceedings of International Symposium on Low Power Electronics and Design, pp. 357-360, August 2011.
  30. R. Singh, J.-C. Son, U. Cho, G. Jung, M.-S. Kim, H. Lee, and S. Kim, “A Static-Switching Pulse Domino Technique for Statistical Power Reduction of Wide Fan-in Dynamic Gates,” accepted for publication in Proceedings of the Great Lake Symposium on VLSI, pp. 127-132, May 2011.
  31. W.-Y. Shin, G.-M. Hong, H. Lee, J.-D. Han, K.-S. Park, D.-H. Lim, S. Kim, J.-H. Chun, D.-K. Jeong, S. Kim, “A 4.8Gb/s Impedance-Matched Bi-Directional Multi-Drop Transceiver for High Capacity Memory Interface,” In Proceedings of the IEEE International Solid-State Circuits Conference, pp. 494-495, February 2011.
  32. J. C. Kao, W.-H. Ma, S. Kim, and M. Papaefthymiou, “2.07 GHz Floating-Point Unit with Fine-Grain Resonant-Clock Logic,” In Proceedings of the IEEE Asian Solid-State Conference, November 8-10, 2010.
  33. J.-D. Han, W.-Y. Shin, W.-S. Choi, J.-H. Chun, S. Kim, and D.-K. Jeong, “A 5-Gb/s Digitally Controlled 3-Tap DFE Receiver for Serial Communications,” In Proceedings of the IEEE Asian Solid-State Conference, November 8-10, 2010.
  34. R. Singh, A.-R. Kim, and S. Kim, “Footer Voltage Feedforward Domino Technique for Wide Fan-In Dynamic Logic,” In Proceedings of the IEEE International SoC Conference, pp. 224-229, September 27-29, 2010.
  35. J.-K. Woo, H. Lee, S. Ahn, and S. Kim, “A High Resolution Fast-Conversion Readout Circuit for Differential Capacitive Sensors,” In Proceedings of the IEEE International SoC Conference, pp. 44-47, September 27-29, 2010.
  36. R. Singh, A.-R. Kim, and S. Kim, “A Three-Step Power-Gating Turn-on Technique for Controlling Ground Bounce Noise,” In Proceedings of the 2010 International Symposium on Low Power Electronics and Design, pp. 171-176, August 18-20, 2010.
  37. B. Lee, S. Seo, M. Sung, D. Lee, M. Lee, J. Lee, J. Cheon, E. Cho, H. Lee, I. Chung, Y. Park, S. Kim and S. Hong, “Integration of Uniform Arrays of Carbon Nanotube-Based Biosensors and CMOS Signal-Processing Circuits into a System-on-a-Chip,” 217th Electrochemical Society (ECS) Meeting, April 25-30, 2010.
  38. B. Y. Lee, et. al. “Scaling Behavior of Carbon Nanotube-based Biosensors Integrated on CMOS Signal-processing Circuits” APS March Meeting, March 15-19, 2010.
  39. D.-S. Kim, H. Song, T. Kim, S. Kim, and D.-K. Jeong, “A 1.35GHz All-Digital Fractional-N PLL with Adaptive Loop Gain Controller and Fractional Divider,” In Proceedings of the IEEE Asian Solid-State Conference, pp. 161-164, November 16-18, 2009.
  40. M. Kim, N. Xing, D.-Y. Shin, H. Lee, and S. Kim, “A High Resolution Capacitance Deviation-to-Digital Converter utilizing Time Stretching,” In Proceedings of the IEEE International SoC Conference, pp. 83-86, September 9-11, 2009.
  41. N. Xing, H. Song, D.-K. Jeong, and S. Kim, “A PVT-Insensitive Time-to-Digital Converter using Fractional Difference Vernier Delay Lines,” In Proceedings of the IEEE International SoC Conference, pp. 43-46, September 9-11, 2009.
  42. D.-Y. Shin, J.-K. Woo, Y. Hong, S. Kim, “Quantification of Image Sticking for Images with Different Long-Range Non-Uniformity,” In Proceedings of the 2009 International Symposium, Seminar, and Exhibition, pp.1386-1388, May 31- June 5, 2009.
  43. J.-K. Woo, D.-Y. Shin, W.-J. Choe, D.-K. Jeong, S. Kim, “10-Bit Column Driver with Split-DAC Architecture,” In Proceedings of the 2008 International Symposium, Seminar, and Exhibition, pp. 892-895, May 18-23, 2008.
  44. D.-Y. Shin, J.-K. Woo, Y. Hong, S. Kim, “A New Hybrid Analog-Digital Driving Method to Improve AMOLED Lifetime,” In Proceedings of the 2008 International Symposium, Seminar, and Exhibition, pp. 1196-1199, May 18-23, 2008.
  45. J.-K. Kim, J. Kim, S.-Y. Lee, S. Kim, and D.-K. Jeong, “A 26.5-37.5 GHz Frequency Divider and a 73-GHz-BW CML Buffer in 0.13 um CMOS,” In Proceedings of the IEEE Asian Solid-State Circuits Conference, pp. 148-151, November 2007.
  46. M.-S. Hwang, S.-Y. Lee, J.-K. Kim, S. Kim, and D.-K. Jeong, “A 180-Mb/s to 3.2-Gb/s, Continuous-Rate, Fast-Locking CDR without Using External Reference Clock,” In Proceedings of the IEEE Asian Solid-State Circuits Conference, pp. 144-147, November 2007.
  47. H. Kim, S. Kim, S. W. Chang, D. Lee, D. S. Jeong, H. K. Chung, and Y. Hong, “Frequency Dependence of OLED Voltage Shift Degradation,” In Proceedings of the International Meeting on Information Display, pp. 1108-1111, August 2007.
  48. D.-H. Oh, D.-S. Kim, S. Kim, D.-K. Jeong, W. Kim, “A 2.8Gb/s All-Digital CDR with a 10b Monotonic DCO,” In Proceedings of the IEEE International Solid-State Circuits Conference, pp.222-223, February 2007.
  49. J.-K. Woo, H. Lee, W.-Y. Shin, H. Song, D.-K. Jeong and S. Kim, “A Fast-Locking CDR circuit with an Autonomously Reconfigurable Charge Pump and Loop Filter,” In Proceedings of the IEEE Asian Solid-State Circuits Conference, pp. 411-414, November 2006
  50. Y.-D. Kim, H.-S. Ahn, J.-Y. Park, S. Kim, and D.-K. Jeong, “A Storage- and Power-Efficient Range-Matching TCAM for Packet Classification,” In Proceedings of the IEEE International Solid-State Circuits Conference, pp.21-23, February 2006.
  51. V. S. Sathe, J.-Y. Chueh, J. Kim, C. H. Ziesler, S. Kim, and M. C. Papaefthymiou, “Fast Efficient, Recovering, and Irreversible,” In Proceedings of the ACM International Conference on Computing Frontiers, pp. 407-413, May 2005.
  52. V. S. Sathe, C. H. Ziesler, M. C. Papaefthymiou, S. Kim, and S. V. Kosonocky, “A Synchronous Interface for SoCs with Multiple Voltage and Clock Domains,” In Proceedings of the IEEE International SOC Conference, September 2004.
  53. S. Kim, S. V. Kosonocky, D. R. Knebel, and K. Stawiasz, “Experimental measurement of a novel power gating structure with intermediate power saving mode,” In Proceedings of the 2004 International Symposium on Low Power Electronics and Design, pp. 20--25, August 2004.
  54. S.-S. Chin, S. Hong, and S. Kim, “Usage of Application-Specific Switching Activity for Energy Minimization of Arithmetic Units,” In Proceedings of the IEEE Computer Annual Symposium on VLSI, February, 2004.
  55. C. H. Ziesler, J. Kim, M. C. Papaefthymiou, and S Kim, “Energy Recovery Design for Low-Power ASICs,” In Proceedings of IEEE International SOC Conference, pp. 424-427, September 2003.
  56. S. Kim, S. V. Kosonocky, D. R. Knebel, K. Stawiasz, D. Heidel, and M. Immediato, “Minimizing Inductive Noise in  System-On-a-Chip with Multiple Power Gating Structures,” In Proceedings of the 29th European Solid-State Circuits Conference, pp. 635-638, September 2003.
  57. [Most Frequently Cited, First-Ever addressed Power Gating induced Power/Ground Noise] S. Kim, S. V. Kosonocky, and D. R. Knebel, “Understanding and Minimizing Ground Bounce In Mode Transition of Power Gating Structures,” In Proceedings of the 2003 International Symposium on Low Power Electronics and Design, pp. 22-25, August 2003.
  58. S. Hong, S.-S. Chin, S. Kim, and W. Hwang, “Multiplier Architecture Power Consumption Characterization for Low-Power DSP Applications,” In Proceedings of the 9th IEEE International Conference on Electronics, Circuits and Systems, pp.741-744, September 2002.
  59. S. Kim, Y. Shin, S. V. Kosonocky and W. Hwang, “Long-Term Power Minimization of Dual-Vt CMOS circuits,'' In Proceedings of the 15th Annual 2002, IEEE International ASIC/SOC Conference, pp.323-327, September 2002.
  60. S. Kim et al., “A Resonant Clock Generator for Single-Phase Adiabatic Systems,” In Proceedings of the 2001 International Symposium on Low Power Electronics and Design, pp. 159--164, August 2001.
  61. [First Prize in Design Contestof the 2001 ACM/IEEE DAC] S. Kim, C. H. Ziesler and M. C. Papaefthymiou, “A True Single-Phase 8-bit Adiabatic Multiplier,” In Proceedings of the 38th Design Automation Conference, pp.758--763, June 2001.
  62. S. Kim, C. H. Ziesler, and M. C. Papaefthymiou, “Design, Verification, and Test of A True Single-Phase Adiabatic Multiplier, In Proceedings of the 2001 Conference on Advanced Research in VLSI, pp.42--58, March 2001.
  63. S. Kim, C. H. Ziesler, and M. C. Papaefthymiou, “A Reconfigurable Pipelined IDCT for Low-Energy Video Processing,” In Proceedings of the 13th Annual 2000 IEEE International ASIC/SOC Conference, pp. 13-17, September 2000.
  64. S. Kim and M. C. Papaefthymiou, “Reconfigurable Low Energy Multiplier for Multimedia System Design,” In Proceedings of the 2000 IEEE Computer Society Annual Workshop on VLSI, pp.129-134, April 2000.
  65. S. Kim and M. C. Papaefthymiou, “Low-Energy Adder Design with Single-Phase Source-Coupled Adiabatic Logic,” In Proceedings of the 1999 International Workshop on Power and Timing Modeling, Optimization and Simulation, pp.93-102, October 1999.
  66. S. Hong, S. Kim, M. C. Papaefthymiou, and W. E. Stark, “Low-Power Parallel Multiplier Design for DSP applications through Coefficient Optimization,” In Proceedings of the 12th Annual 1999 IEEE International ASIC/SOC Conference, pp.286-290, September 1999.
  67. S. Kim and M. C. Papaefthymiou, “Single-Phase Source-Coupled Adiabatic Logic,” In Proceedings of the 1999 International Symposium on Low Power Electronics and Design, pp.97--99, August 1999.
  68. S. Kim et al., “Power-Complexity Analysis of Pipelined VLSI FFT Architectures for Low Energy Wireless Communication Applications,” In Proceedings of the 42nd Midwest Symposium on Circuits and Systems, pp.313-316, August 1999.
  69. S. Kim and M. C. Papaefthymiou, “Pipelined DSP Design with True Single-Phase Energy-Recovering Logic Style,” In Proceedings of the IEEE Alessandro Volta Memorial Workshop on Low Power Design, pp.135-143, March 1999.
  70. S. Kim and M. C. Papaefthymiou, “True Single-Phase Energy-Recovering Logic for Low-Power, High-Speed VLSI,” In Proceedings of the 1998 International Symposium on Low Power Electronics and Design, pp.167-172, August 1998.

 

Issued U.S. Patents


 

[2021-2018]

  1. S.-H. Jeong, Y.-U. Jeong, and S. Kim, "Phase mixing circuit and multi-phase clock alignment including the same," US 11,881,860, Jan. 23, 2024.
  2. S. Lee, J. Yun, and S. KIm, "Capacitive Transmitter," US 11,539,366, Dec. 27, 2022.
  3. C. Hyun and S. Kim, "Transmitter for Transmitting Multi-Bit Data," US 11,316,520, Apr. 26, 2022.
  4. S.-H. Jeong, S. Kim, and G. M. Hong,  "Semiconductor device for controlling voltage at an input node of a circuit during a low power mode," US 11,271,549, Mar. 8, 2022.
  5. M. Kim, J. Jun, and S. Kim, "Delta-sigma modulator and analog-to-digital converter including the same," US 11,133,821, Sep. 28, 2021.
  6. S. Lee, J. Yun, and S. Kim, "Calibration circuit and transmitter including the same", US 11,088,676, Aug. 10, 2021.
  7. S. Choi and S. Kim, "Derivative Receiver," US 11,031,053, Jun. 8, 2021.
  8. M. Kim, J Jun and S. Kim, "Analog-to-digital converter for converting analog signals input from a plurality of sensors," US 11,012,086, May. 18, 2021.
  9. S. Lee, C. Hyun, J.-H. Chae, D.-K. Jeong, and S. Kim, “Data receiving circuit,” US 11,011,214, May. 2021.
  10. J.-H. Jun, C. Rhee, and S. Kim, “Semiconductor Device for Reading and Outputting Signal from a Sensor,” US. 10,938,408, Mar. 2, 2021.
  11. Y. Jeong and S. Kim, "Transmitter for Transmitting Multi-Bit Data," US 10,938,392, Mar. 2, 2021.
  12. S. Kim and J. Cho, “Analog-To-Digital Converter Correcting Frequency Characteristics and Semiconductor Device Including the Same,” US 10,848,173, Nov. 24, 2020.
  13. S. Kim, S. Kim, and M. Kim, “Sound Collecting Terminal, Sound Providing Terminal, Sound Data, Processing Server, and Sound Data Processing System Using the Same,” US 10,820,093, Oct. 27, 2020.
  14. S. Choi, D.-K. Jeong, and S. Kim, "Integrated Circuit," US 10,790,876, Sep. 29, 2020.
  15. S. Kim and T. Kim, “Beam Forming Device and System Including the SAME,” US 10,761,208, Sep. 1, 2020.
  16. S. Kim and S. Kim, "Image Information Collecting System and Method for Collecting Image Information on Moving Object," US 10, 582,162, Mar. 3, 2020.
  17. S. Kim, "Sound Collecting Terminal, Sound Providing Terminal, Sound Data Processing Server, and Sound Data Processing System using The Same," US 10, 575,900, Feb. 25, 2020.
  18. S.-Y. Lee, J.-H. Chae, C.-H. Hyun, D.-K. Jeong, and S. Kim, "Data Receiver Circuit," US 10,5654211, Feb. 4, 2020.
  19. J.-H. Chae, D.-K. Jeong, and S. Kim, "Duty Cycle Detector and Phase Difference Detector," US 10,361,692, Jul 23, 2019.
  20. H. Ko, M. Kim, D.-K. Jeong, and S. Kim, "Transmitter Performing an Equalizing Operation," US 10,348,538, Jul. 9, 2019.
  21. M.-C. Kim, D.-K. Jeong, and S. Kim, "Signal Receiver Circuit and Method for Adjusting Weight of Comparator," US 10,305,705, May 28, 2019.
  22. J.-H. Chae, H. Chi, D.-K. Jeong, and S. Kim,"Triangular Wave Generator," US 10,263,604, Apr. 16, 2019.
  23. M. Kim, D.-K. Jeong, and S. Kim, "Receiver Resilient to Noise Input," US 10,056,904, Aug. 21, 2018.
  24. S. Kim, H.-G. Ko, S. Kim, and D.-K. Jeong, "Injection Locked Phase Locked Loop," US 10,044,359, Aug. 7. 2018.
  25. S. Choi, M. Kim, D.-K. Jeong, and S. Kim, "Receiver Resilient to Noise Input," US 9,991,858, Jun. 5, 2018.

 

[2017 & Past]

  1. C.-Y. Rhee, H. Lee, and S. Kim, "Temperature Voltage Generator," US 9,791,327, Oct. 17, 2017.
  2. J.-H. Kim, D.-Y. Shim, and S. Kim, "Semiconductor Device," US 9,645,015, May 9, 2017.
  3. S.-M Ye, S. Kim, and D. K. Jeong, "Semiconductor device and operating method thereof," US 9,628,060, April 18, 2017.
  4. J.-H. Chae, D. K. Jeong, and S. Kim, "Multi-Channel delay locked loop," US 9,564,907, Feb. 7. 2017.
  5. G. M. Hong, D. K. Jeong, and S. Kim, " Data receiver". US 9369265, June 14, 2016.
  6. H.-K Chi, T.-S. Song, S.-M. Ye, G.-M. Hong, W.-R. Bae, M.-S. Chu, D.-K. Jeong, and S. Kim, “Receiver, system including the same, and calibration method thereof,” US 9059825, June 16, 2015.
  7. G.-M. Hong, K.-D. Kim, and S. Kim, "Integrated Circuit with Ring Oscillator," US 9,071,232, June 30, 2015.
  8. J. S. Cho, H. Lee, and S. Kim, "Quantizer with Sigma-Delta Modulator, Analog-to-Digital Converter Including the Same and Quantization Method Using the Same," US 9,054,738, June 9, 2015
  9. H.-K. Chi, T.-S. Song, S.-M. Ye, G.-M. Hong, W.-R. Bae, M.-S. Chu, D.-K. Jeong, S. Kim, “Receiver, system including the same, and calibration method thereof,” US 9,059,825, May 21, 2015.
  10. J. H. Choi, J. H. Seo, J. W. Kwon, J. S. Kim, and S. Kim "Driving Light Scanner," US 8,941,627, Jan. 27, 2015
  11. H.-W. Lee, G.-O. Jung,  A.-R. Kim, R. Singh, and S. Kim, "Domino Logic Circuits and Pipelined Domino Logic Circuits," US  8,542,033, Sep. 24, 2013.
  12. D.-K. Jeong,  W.-Y. Shin, D.-H. Lim,and S. Kim, "Bi-Directional Multi-Drop Memory System," US 8,195,855, June 5, 2012.
  13. H. Lee, Y. S. Kim, and S. Kim, “Operational Amplifier,” US 7,714,656, May 11, 2010.
  14. C.-J. Choi and S. Kim, “Semiconductor device using power gating,” US 7,705,627, Apr. 27, 2010.
  15. C.-J. Choi and S. Kim, “Semiconductor integrated circuit device and power control method thereof,” US 7,659,773, Fab. 9, 2010.
  16. C.-J. Choi and S. Kim, “Power Control Circuit for Semiconductor IC,” US 7,643,368, Jan. 5, 2010. 그 외 2013.10.04 일본 (JP5376807) 에 특허 등록.
  17. S. Kim, J.-K. Woo, and H. Yang, “Multi-Channel Pipelined Signal Converter,” US 7,495,596, Feb. 24, 2009. 그 외 2013.03.27 중국 (CN 101136634), 2012.12.11 대만 (I379522) 에 특허 등록.
  18. S. Kim, D. Knebel, and S. V. Kosonocky, “Charge Recycling Power Gate,” US 7,486,108, Feb. 3, 2009.
  19. S. Kim, P. Sandon, T. E. Cook, I. R. Govett, and S. V. Kosonocky, “Machine Code Builder Derived Power Consumption Reduction,” US 7,185215, Feb. 27, 2007. 그 외 2008년 3월 7일에 일본 (JP4091922), 2010년4월16에 일본 (JP4496255)에 특허등록.
  20. S. Kim, S. V. Kosonocky, and D. Knebel, “Charge Recycling Power Gate,” US 7,138,825, Nov. 21, 2006.
  21. S. Kim and S. V. Kosonocky, “Performance Increase Technique for Use in a Register File having Dynamically Boosted Wordlines,” US 6,977,519, Jan. 17, 2006.
  22. S. Kim, S. V. Kosonocky, A. Bhavnagarwala, and D. R. Knebel, “Digital Logic with Reduced Leakage,” US 6,977,519, Dec 20, 2005.
  23. S. Kim, S. V. Kosonocky, and D. Knebel, “Non-Abrupt Switching of Sleep Transistor of Power Gate Structure,” US 6,876,252, April 5, 2005.
  24. C.-H. Min, S. Kim, S.-J. Min, and S. Bae, “Method for Decoding MPEG Standard Video Bit Stream,” US 6,118,818, 2000. 그 외 2002.05.08일/독일 (DE19643672), 1999.01.08일/프랑스 (FR 2747260), 1998.05.27일/영국(GB2312127), 1999.01.22일/일본 (JP2878661), 2000.09.12일/한국(KR0215824)에 특허 등록.
  25. S. Kim and S. Bae, “High Speed Variable Length Decoder,” US 5,949,356, 1999.그 외 2007.07.19일/독일(DE69737304),2007.01.31일/유럽(EP0802681),2001.05.25일/일본(JP3193654 ), 1999.01.29일/한국(KR0192269)에 특허 등록 됨.
  26. S. Kim and S. Bae, “High Speed Variable Length Decoder,” US 5,781,135, 1998.
  27. S. Kim and S. Bae, “Bit-Pattern Detector,” US 5,748,688, 1998.

     

    Domestic Journal (Korea)

     

    1. 김아름, 김선권, 이현중, 김수환, “노이즈 면역을 향상시킨 플립플롭,” 제48권 SD편 제8호, 2011년 8월, 페이지 426-434.
    2. 장연수, 김현철, 김수환, 전국진, “정전 용량형 SP4T RF MEMS 스위치 구동용 4채널 승압 DC-DC 컨버터,” 제46권 SD편 제2호, 2009년 2월, 페이지 93-100.
    3. 이희범, 신우열, 이현중, 김수환, “적응형 양자화 레벨을 가지는 광대역 다중-비트 연속시간 ∑∆ 모듈레이터,” 제44권 SD편 제11호, 2007년 11월, 페이지 1-8.
    4. 박영준, 서성민, 홍승훈, 김수환, “IT Chip과 나노 바이오 융합 플랫폼기술,” Telecommunications Review, 제17권 1호 2007년 2월, 페이지 45-57.

     

    Domestic Conference (Korea)

     

    1. 두권빈, 김수환, "Analysis and Implementation of Glitch Filter Circuits", 대한전자공학회 2024년 하계학술대회, 2024년 6월
    2. 정신현, 김수환, "Analysis of Tail Current Source Noise in Class-B LC Oscillators", 대한전자공학회 2024년 하계학술대회, 2024년 6월
    3. 김예린, 김수환, "고해상도 SAR ADC 설계를 위한 노이즈 성능 개선 기술 구현 및 분석", 대한전자공학회 2024년 하계학술대회, 2024년 6월
    4. 김우영, 김수환, "Implementation and Analysis of a Low-Power Temperature-Compensated Power-On Reset Circuit", 대한전자공학회 2024년 하계학술대회, 2024년 6월
    5. 이한경, 김수환, "Implementation and Analysis of 8-bit Digital Phase Interpolator", 대한전자공학회 2024년 하계학술대회, 2024년 6월
    6. 이우강, 김수환, "Power Switch MOSFET의 Gate를 구동하기 위한 Gate Driver의 Power Loss 분석", 대한전자공학회 2024년 하계학술대회, 2024년 6월
    7. 이영우, 김수환, "분할 전류원을 이용한 Wide Dynamic Range 저전력 Single-Slope ADC", 대한전자공학회 2024년 하계학술대회, 2024년 6월
    8. 이도전, 김수환, "NAND Flash Cell의 온도 보상 회로 연구 및 분석", 대한전자공학회 2024년 하계학술대회, 2024년 6월
    9. 이광연, 김수환, "터미네이션을 적용한 차동 전류 모드 PAM4 Transmitter 설계", 대한전자공학회 2024년 하계학술대회, 2024년 6월
    10. 송도영, 김수환, "고속 데이터 전송을 위한 시리얼라이저 설계, 비교 및 분석", 대한전자공학회 2024년 하계학술대회, 2024년 6월
    11. 한동훈, 김수환, "Analysis and Implementation of a Beta-Multiplier Voltage Reference for Low-Power Systems", 대한전자공학회 2024년 하계학술대회, 2024년 6월
    12. 엄형선, 김수환, "향상된 전압 이득을 갖는 폴디드 캐스코드 증폭기 설계", 대한전자공학회 2024년 하계학술대회, 2024년 6월
    13. 안재환, 김수환, "A Comparative Study of Pedestrian Detection Techniques", 대한전자공학회 2024년 하계학술대회, 2024년 6월
    14. 한상화, 김수환, "공정 및 온도 변화에 강한 아날로그 집적 회로 필터 설계 방식", 대한전자공학회 2024년 하계학술대회, 2024년 6월
    15. 홍원의, 김수환, "Three-stage Nested miller compensation을 이용한 OCL-LDO 설계", 대한전자공학회 2024년 하계학술대회, 2024년 6월
    16. 이강민, 김수환, "Input Delay Analysis on Display Driver IC with Elmore Delay Model", 대한전자공학회 2024년 하계학술대회, 2024년 6월
    17. 이우강, 김수환, "Spiking Neural Network(SNN)를 위한 Leaky Integrate and Fire(LIF) 모델의 뉴런을 모사한 180nm CMOS 아날로그 회로 구현", 대한전자공학회 2023년 하계학술대회, 2023년 6월
    18. 김예린, 전재훈, 김수환, "저전력 고해상도 SAR ADC의 성능 개선을 위한 Topologies 구현 및 분석", 대한전자공학회 2023년 하계학술대회, 2023년 6월
    19. 한상화, 김수환, "고선형성 BJT 온도 센서를 위한 CMOS 차분차동증폭기", 대한전자공학회 2023년 하계학술대회, 2023년 6월
    20. 정신현, 김수환, "Design and Analysis of Cross-coupled Ring Oscillator for High-Speed Wireline Communications", 대한전자공학회 2023년 하계학술대회, 2023년 6월
    21. 허기영, 김수환, "메모리 읽기 동작 안정성을 위한 전류 조정 가능한 입출력 감지증폭기 설계 및 분석", 대한전자공학회 2023년 하계학술대회, 2023년 6월
    22. 서상혁, 김수환, "다중 채널 인터페이스를 위한 crosstalk cancellation 기법 구현 및 분석", 대한전자공학회 2023년 하계학술대회, 2023년 6월
    23. 이광연, 김수환, "메모리 셀의 데이터 리텐션 시간 시뮬레이션을 통한 임베디드 디램의 최대 용량 계산", 대한전자공학회 2023년 하계학술대회, 2023년 6월
    24. 김고은, 김수환, "Intra-Panel Interface Off-Chip 채널 및 Transmitter 연구 및 분석", 대한전자공학회 2023년 하계학술대회, 2023년 6월
    25. 김우영, 김수환, "Implementation and Analysis of a Methodology for Improving Linearity in BJTbased Temperature Sensor Front-End Circuits", 대한전자공학회 2023년 하계학술대회, 2023년 6월
    26. 한동훈, 김수환, "Analysis of Power Supply Rejection Enhancement Stage in Conventional Bandgap Voltage Reference Circuit", 대한전자공학회 2023년 하계학술대회, 2023년 6월
    27. 김우영, 김수환, "Dynamic Bias Preamplifier 기반 Comparator를 이용한 저전력 고성능 SAR ADC 구현 및 분석", 대한전자공학회 2022년 추계학술대회, 2022년 11월
    28. 김예린, 김수환, "의료기기에 적합한 바이오 증폭기 구현 및 비교 분석", 대한전자공학회 2022년 추계학술대회, 2022년 11월
    29. 정원우, 김수환, "최대 95.3%의 전력 효율의 짧은 Dead-Time의 PWM 부스트 컨버터", 대한전자공학회 2022년 추계학술대회, 2022년 11월
    30. 장유석, 김수환, "Clock Gating Double-Tail Latch를 이용한 SAR ADC 구현", 대한전자공학회 2022년 추계학술대회, 2022년 11월
    31. 허기영, 김수환, "프로그래밍 가능한 루프 필터를 이용한 7.5GHz 아날로그 위상동기루프의 구현 및 분석", 대한전자공학회 2022년 추계학술대회, 2022년 11월
    32. 신정우, 김수환, "2-스테이지 파이프라인 8-비트 마이크로아키텍쳐의 에러위치 추적 및 분석 시스템 구현", 대한전자공학회 2022년 추계학술대회, 2022년 11월
    33. 윤재광, 김수환, "넓은 주파수 범위에서 동작하는 분수형 위상고정 루프의 구현 및 분석", 대한전자공학회 2022년 하계학술대회, 2022년 6월
    34. 정신현, 김수환, "Analysis of Delta-Sigma Modulators to Reduce Oscillator Quantization Noise in All-digital PLL", 대한전자공학회 2022년 하계학술대회, 2022년 6월
    35. 김재윤, 김수환, "연속 시간 선형 이퀄라이저를 이용한 메모리 인터페이스용 32-Gb/s/pin PAM-4 단일 종단 수신기 구현 및 분석", 대한전자공학회 2022년 하계학술대회, 2022년 6월
    36. 한동훈, 김수환, "Linearity Analysis of a PTAT Bias Circuit for BJT-Based Temperature Sensors", 대한전자공학회 2022년 하계학술대회, 2022년 6월
    37. 강준호, 김수환, "근접 감지 시스템을 위한 완전 차동 프로그래밍 가능한 이득 증폭기 구현", 대한전자공학회 2022년 하계학술대회, 2022년 6월
    38. 서상혁, 김수환, "메모리 인터페이스용 4탭 결정 피드백 이퀄라이져 구현 및 분석", 대한전자공학회 2022년 하계학술대회, 2022년 6월
    39. 한상화, 김수환, "효율적인 고성능 Eddy Current Displacement Sensor를 위한 CMOS Analog Front-End 회로구조 설계", 대한전자공학회 2022년 하계학술대회, 2022년 6월
    40. 이우강, 김수환, "180㎚ CMOS 2.4㎓ 저 위상 잡음 LC 탱크 발진기 설계", 대한전자공학회 2022년 하계학술대회, 2022년 6월
    41. 이광연, 김수환, "전력절감 기술을 이용한 향상된 기능의 0.1-11㎓ 광대역 위상동기루프 구현 및 분석", 대한전자공학회 2022년 하계학술대회, 2022년 6월
    42. 양진호, 김수환, "커패시터형 멤스 마이크로폰을 위한 리드아웃 회로 구현", 대한전자공학회 2022년 하계학술대회, 2022년 6월
    43. 정원우, 김수환, "2-stage Amplifier을 이용한 트랜스임피던스 증폭기의 구현", 대한전자공학회 2021년 추계학술대회, 2021년 11월
    44. 장유석, 김수환, "Capacitance-to-Voltage 컨버터를 이용한 습도 센서 구현", 대한전자공학회 2021년 추계학술대회, 2021년 11월
    45. 김예린, 김수환, "DC 오프셋 제거를 위한 바이오 증폭기 설계", 대한전자공학회 2021년 추계학술대회, 2021년 11월
    46. 박성철, 김수환, "저잡음 및 넓은 대역폭 특성의 트랜스임피던스 증폭기 설계", 대한전자공학회 2021년 하계학술대회, 2021년 7월
    47. 이상윤, 김수환, "고속 인터페이스 환경에서의 시리얼라이저 구현, 비교와 분석", 대한전자공학회 2021년 하계학술대회, 2021년 7월
    48. 서상혁, 김수환, "Single-Ended PAM-4 Receiver Side Equalizers For DRAM Interface", 대한전자공학회 2021년 하계학술대회, 2021년 7월
    49. 한상화, 김수환, "스위치드 캐패시터 회로의 샘플링 노이즈 감소를 위한 이중 스위치 구조", 대한전자공학회 2021년 하계학술대회, 2021년 7월
    50. 안용준, 이현중, 김수환 "로드 전류를 drive할 수 있는 전류 이득이 보상된 bandgap reference", 대한전자공학회 2020년 하계학술대회, 2020년 8월
    51. 양진호, 김수환 "Sub-1V 밴드갭 기준 전압 생성 회로의 Noise 분석", 대한전자공학회 2020년 하계학술대회, 2020년 8월
    52. 강준호, 김수환 "주차 보조 시스템을 위한 프로그래밍 가능한 이득 증폭기 구현", 대한전자공학회 2020년 하계학술대회, 2020년 8월
    53. 박성철, 김수환 "레일-투-레일 공통 모드 귀환 회로를 사용한 넓은 스윙 특성의 완전 차동 연산 증폭기, 대한전자공학회 2020년 하계학술대회, 2020년 8월
    54. 신상민, 김수환 "고정밀 DC 측정용 오플리케이션을 위한 Capacitively-Coupled Chopper Instrumentation Amplifier", 대한전자공학회 2020년 하계학술대회, 2020년 8월
    55. 이상윤, 김수환 "가변 능동 인덕터를 사용한 넓은 주파수 튜닝 범위를 가지는 LC 전압 제어 발진기", 대한전자공학회 2020년 하계학술대회, 2020년 8월
    56. 서상혁, 김수환 "고속 신호의 무결성 테스트를 위한 On-chip Eye-Opening Monitor 구현 및 분석", 대한전자공학회 2020년 하계학술대회, 2020년 8월
    57. 정신현, 김수환 "고속 시스템에서 NBTI/HCI 스트레스 모니터링을 위한 TDC 기반 온칩 문턱 전압 센서", 대한전자공학회 2020년 하계학술대회, 2020년 8월
    58. 김재욱, 김수환 "2.4~4GHz 주파수에 동작하는 Digital DCC의 구현 및 분석", 대한전자공학회 2020년 하계학술대회, 2020년 8월
    59. 이상윤, 김수환 "빠른 Lock Time을 가진 Switched Capacitor 위상고정루프의 수직적 분석", 대한전자공학회 2017년 하계학술대회, 2017년 7월
    60. 현창호, 최성필, 김수환, "Active Inductor를 활용한 20Gb/s Continuous-time Linear Equalizer", 대한전자공학회 2017년 하계학술대회, 2017년 7월
    61. 이병규, 김수환  "출력 전압에 따른 Bias 전류 조절 가능한 Low-Dropout Regulator" 대한전자공학회 2016년 추계학술대회 2016년 10월
    62. 신상민, 이형민, 박유진, 김태훈, 김수환, "차량용 반도체를 위한 12-비트 R-2R 사다리 저항 배열 D/A 변환기 분석 및 설계", 대한전자공학회 2015년 추계학술대회, 2015년 11월.
    63. 이재환, 홍기문, 박지환, 김민오, 채주형, 김수환, " VerilogA를 이용한 무선 스마트카드 통신용 Phase Shift Keying De-modulator 구현", 대한전자공학회 2015년 하계학술대회, 2015년 6월.
    64. 전재훈, 이주열, 김수지, 나승인, 김수환, "Noise 분석을 기반으로 한 오디오용 Analog Front-End 설계", 대한전자공학회 2015년 하계학술대회, 2015년 6월.
    65. 채주형, 홍기문, 김민오, 박지환, 김수환, "Wide Frequency Range를 위한 디지털 Phase Interpolator 설계", 대한전자공학회 2015년 하계학술대회, 2015년 6월.
    66. 하동우, 이형민 김수환, "Sub-1V BGR 설계를 위한 중요 고려 요건",대한전자공학회 2014년 추계종합학술대회,2014년 11월.
    67. 최성필, 홍기문, 박지환, 김민오, 채주형, 정용운, 이재환, 김수환, "다중 채널의 스큐 최소화를 위한 직렬 변환기 회로 구현 및 분석",대한전자공학회 2014년 추계종합학술대회,2014년 11월.
    68. 장문형, 이주열, 전재훈, 양영태, 김수환, "Design of digital decimation filter for high resolution Audio ΣΔ Analog to Digital Converter", 대한전자공학회 2014년 추계종합학술대회,2014년 11월.
    69. 나승인, 양한, 조준수, 김수환, "오디오 어플리케이션용 DAC을 위한 높은 해상도의 아날로그 필터설계 방법론", 대한전자공학회 2014년 추계종합학술대회,2014년 11월.
    70. 홍기문, 김민오, 박지환, 채주형, 정용운, 이재환, 고형준, 최성필, 김수환, "클럭 도메인 변경과 바이트 정렬을 수행하는 LPDDR4 메모리 컨트롤러용 역직렬 변환기 회로" 대한전자공학회 2014년 하계종합학술대회,2014년 6월.
    71. 정용운, 홍기문, 김민오, 채주형, 고형준, 최성필, 김수환, "LPDDR4 메모리 컨트롤러를 위한Low Voltage-Swing Terminated Logic Driver 구현 및Impedance Matching 분석", 대한전자공학회 2014년 하계종합학술대회,2014년 6월.
    72. 이재환, 홍기문, 박지환, 김민오, 채주형, 김수환, "System Verilog를 이용한 릴렉세이션 오실레이터를 포함한 클록 데이터 복원 회로의 모델링과 지터 분석", 대한전자공학회 2014년 하계종합학술대회,2014년 6월.
    73. 양영태, 나승인, 김수환, "비디오 어플리케이션을 위한 Rail-to-Rail 증폭기", 대한전자공학회 2014년 하계종합학술대회,2014년 6월.
    74. 전재훈, 이주열, 김수지, 나승인, 이현중, 김수환, "Hierarchical Multiplexing Architecture를 기반으로 한 17-FO4 delay, 28mW Radix 64 Crossbar Switch 구현", 대한전자공학회 2014년 하계종합학술대회,2014년 6월.
    75. 김태훈, 이형민, 임성원, 김수환, "12-비트 축차 비교형 아날로그-디지털 변환기의 상위 레벨 시뮬레이션", 대한전자공학회 2014년 하계종합학술대회, 2014년 6월.
    76. 정용운, 홍기문, 김민오, 박지환, 채주형, 이재환, 김수환, "USB 3.0을 위한 2.5GHz 주파수 속도를 갖는 LC PLL 구현 및 LC VCO의 Phase Noise 분석", 대한전자공학회 2013년 추계종합학술대회, 2013년 11월.
    77. 양영태, 이현중, 조준수, 나승인, 김수환, "Multirate ΣΔ modulator를 위한 멀티 페이즈 논오버랩핑 클럭 발생기의 구현", 대한전자공학회 2013년 추계종합학술대회, 2013년 11월.
    78. 전재훈, 이현중, 조준수, 나승인, 김수환, "Silicon Photonics를 위한 20Gbps CMOS Trans-Impedance Amplifier 구현", 대한전자공학회 2013년 추계종합학술대회, 2013년 11월.
    79. 김민오, 김태훈, 홍기문, 박지환, 채주형, 김수환, "Cyclic Analog- to- Digital Converter를 위한 Improved-Clocking 회로의 구현 및 비교",  대한전자공학회 2013년 하계종합학술대회, 2013년 6월.
    80. 채주형, 홍기문, 김민오, 박지환, 김수환, "Deep Submicron 공정상에서 2.9GHz 주파수 속도를 지니는 Ring VCO 와 LC VCO의 구현 및 비교", 대한전자공학회 2013년 하계종합학술대회, 2013년 6월.
    81. 채주형, 임성원, 홍기문, 김민오, 박지환, 김수환, "저항보간법을 이용한 1.41ps 해상도의 5GHz 위상 회전자", 대한전자공학회 2013년 하계종합학술대회, 2013년 6월.
    82. 이형민, 김태훈, 김수환, "생체 전자 기기를 위한 10 비트 해상도를 가지는 2단 Cyclic 아날로그-디지털 변환기", 대한전자공학회 2013년 하계종합학술대회, 2013년 6월.
    83. 이주열, 홍기문, 박지환, 김민오, 채주형, 김수환, " 위상 회전기의 비선형성에 대한 분석 및 개선방안", 대한전자공학회 2013년 하계종합학술대회, 2013년 6월.
    84. 이주열, 김지성, 김수환, "변형된 3상태 버퍼를 이용한 radix-64, 8-bit/port 스위치 코어 설계", 대한전자공학회 2013년 하계종합학술대회, 2013년 6월.
    85. 나승인, 이현중, 김수환, "연속 시간 델타-시그마 모듈레이터를 위한 상위 레벨 시뮬레이션", 대한전자공학회 2013년 하계종합학술대회, 2013년 6월.
    86. 김지성, 이형민, 김태훈, 김수환, "VHBR을 지원하기 위한 ASK 복조기", 대한전자공학회 2013년 하계종합학술대회, 2013년 6월.
    87. 김진우, 김선권, 이형민, 김수환, "능동 인덕터를 이용한 전원 클록 발생기", 대한전자공학회 2012년 추계종합학술대회 2012년 11월.
    88. 나승인, 조준수, 이현중, 김수환, "오디오 어플리케이션을 위한 단일/차동 변환기," 대한전자공학회 2012년 하계종합학술대회, 2012년 6월.
    89. 조준수, 이현중, 나승인, 김수환, "오디오 Sigma-Delta ADC를 위한 디지털 데시메이터 설계," 대한전자공학회 2012년 하계종합학술대회, 2012년 6월.
    90. 임성원, 이형민, 김수환, "동기 정류 방식을 이용한 플라이백 역률 개선 회로의 시뮬레이션," 대한전자공학회 2012년 하계종합학술대회, 2012년 6월.
    91. 김민오, 신우열, 홍기문, 박지환, 김수환, “디지털 회로를 이용한 순환 시간-디지털 변환기의 구현,” 대한전자공학회 2011년 추계종합학술대회, 2011년 11월.
    92. 김태훈, 김선권, 우종관, 이형민, 김수환, “축차 비교형 아날로그-디지털 변환기에서의 커패시터 어레이 레이아웃 기법,” 대한전자공학회 2011년 추계종합학술대회, 2011년 11월.
    93. 이형민, 우종관, 김선권, 김태훈, 김수환, “비교시 기반의 파이프라인 및 Cyclic 아날로그-디지털 변환기의 성능 저하 원인,” 대한전자공학회 2011년 추계종합학술대회, 2011년 11월.
    94. 임성원, 이형민, 김진우, 김수환, “플라이백 역률개선 변환기의 Verilog-AMS 모델링,” 대한전자공학회 2011년 추계종합학술대회, 2011년 11월.
    95. 임성원, 이형민, 김수환, “입력 전압에 따른 AC-DC LED 구동회로의 동작,” 대한전자공학회 2010년 추계종합학술대회, pp. 146-147,  2010년 11월.
    96. 이상훈, 김선권, 나승인. 신우열, 우종관, 김수환,“더블 인덕티브 피킹을 이용한 고속 직렬 전송용 이퀄라이져 설계,” 2010년도 대한전자공학회 하계학술대회 제33권 1호 pp. 648~650, 2010년 6월 16~18일. (포스터 발표)
    97. 나승인, 이상훈, 이현중, 우종관, 김선권, 김수환, “A Low Noise Amplifier for Neural Recording System,” 2010년도 대한전자공학회 하계학술대회 제33권 1호 pp. 644~647, 2010년 6월 16~18일. (포스터 발표)
    98. 홍기문, 신우열, 심대용, 박지환, 김민오, 김수환, “3개의 조정 전압을 이용한 가변 위상 전압 조정 발진기,” 2010년도 대한전자공학회 하계학술대회 제33권 1호 pp. 508~509, 2010년 6월 16~18일. (구두발표)
    99. 김아름, Rahul Singh, 임성원, 김수환, “저전력 시스템에서 동적 플립플롭의 노이즈 분석,” 2010년도 대한전자공학회 하계학술대회 제33권 1호 pp. 510~512, 2010년 6월 16~18일. (구두발표)
    100. 이현중, 이상훈, 우종관, 이상윤, 임동혁, 정덕균, 김수환, “A Low-Voltage Differential BGR with Reference Voltage Driver for High-Performance Pipelined ADC,” 한국 반도체학술대회 2010년 2월 24~26일.
    101. 이형민, 신우열, Nan Xing, 김선권, 심대용, 홍기문, 김수환, “Open-Loop Mode 에서 동작하는 DLL 을 사용한 고해상도 Time-to-Digital 변환기,” 한국 반도체학술대회 2010년 2월 24~26일.
    102. 김수호,신우열, 홍기문, 이형민,김선권, 심대용,김수환, “Multi-Gigabit/s binary link 의 Digital clock and Data Recovery 의 CPPSIM 모델링,” 대한전자공학회 추계학술대회 제32권 2호, 2009년 11.28일.
    103. 김민오,신우열,홍기문, 이형민,김선권, 심대용, 김수환, “Wide-Tracking Range Clock and Data Recovery Circuit의 CPPSIM 모델링,” 대한전자공학회 추계학술대회 제32권 2호, 2009년 11.28일
    104. 김정기,신우열, 홍기문,이형민,김선권,심대용, 김수환, “10-Gb/s Data 통신을 위한 Digitally Adjustable 2.5-GHz PLL의 CPPSIM 모델링,” 대한전자공학회 추계학술대회 제32권 2호, 2009년 11.28일.
    105. 박지환, 신우열, 홍기문, 이형민, 김선권, 심대용, 김수환, “CPPSIM을 이용한 All-Digital Clock and Data Recovery의 구현 및 Simulation을 통한 고찰,” 대한전자공학회 추계학술대회 제32권 2호, 2009년 11.28일.
    106. 우종관, 김수환, “2단 디지털-아날로그 변환기를 포함하는 디스플레이 구동회로의 설계,” 제16회 한국반도체학술대회, 2009년 2월.
    107. 안성호, 이현중, 우종관, 신우열, 김수환, “A Capacitance Deviation-to-Time Converter with Time Signal Amplification,” 제16회 한국반도체학술대회, 2009년 2월.
    108. 이현중, 박주원, 우종관, 신우열, 김수환, “Dynamic Range 확장 기법을 활용한 대규모 CNT 센서 배열 검출용 전류 모드 ΔΣ ADC 의 구현,” 제16회 한국반도체학술대회, 2009년 2월.
    109. 이형욱, 이현중, 우종관, 신우열, 송희수, 김수환, “Power Gating 이 사용된 기능 블록의 내부모드변환에 의한 잡음 감소방법,” 제16회 한국반도체학술대회, 2009년 2월.
    110. 이현중, 이형욱, 우종관, 신우열, 김수환, “다수 파워-도메인을 지원하는 파워-게이팅에 대한 이해,” 대학전자공학회 추계학술대회, pp. 621-622, 2008년 11월.
    111. 이희범, 이현중, 신우열, 박주원, 김수환, “적응성 양자화 레벨을 갖는 저전력 CT ∑△모듈레이터,” 대학전자공학회 추계학술대회, pp. 477-478, 2008년 11월.
    112. 박주원, 우종관, 이현중, 신우열, 김수환, “CNT 센서 응용을 위한 전류모드 연속시간 ΔΣ 모듈레이터,” 대학전자공학회 추계학술대회, pp. 619-620, 2008년 11월.
    113. 김만호, 신우열, 이형민, 이현중, 우종관, 한재덕, 임동혁, 김수환, “적은 Reference Spur와 빠른 Lock Time을 갖는Phase Locked Loop,” 대학전자공학회 추계학술대회, pp. 479-480, 2008년 11월.
    114. S. M. Seo, J.-H. Cheon, M. Lee, B. Y. Lee, I.-Y. Jeong, S. Hong, S. Kim, and Y. J. Park, “A CMOS Electrochemical Sensor Platform with an 8×8 Carbon Nanotube Array,” 제15회 한국반도체학술대회, pp. 267-268, 2008년 2월.
    115. 이형욱, 이현중, 우종관, 신우열, 김만호, 김수환, “Dual-Vth 로컬비트 라인을 갖는 저전력 256×40 비트 레지스터 파일,” 제15회 한국반도체학술대회, pp. 681-682, 2008년 2월.
    116. 김수환, 최창준, 이현중, 이형욱, 우종관, 신우열, 김만호, “Switched-Capacitor 저항을 이용한 Ground Bouncing Noise 감소기법,” 제15회 한국반도체학술대회, pp. 679-680, 2008년 2월.
    117. 이현중, 이형욱, 김만호, 양한, 김수환, 김영식, “집적된 MEMS 압전 캔틸레버의 신호 검출을 위해 개선된 주파수 보상 방법을 이용한 전하 증폭기용 저전력 차동 증폭기,” 제15회 한국반도체학술대회, pp. 767-768, 2008년2월.
    118. 김제선, 이상헌, 장윤성, 이용제, 조명제, 김수환, 이혁재, “하드웨어 기반 H. 264 Video Decoder 설계,” 제13회 한국반도체학술대회, 2006년 2월.
    119. 우종관, 이현중, 신우열, 송희수, 김수환, 김원찬, “A 1.25-Gb/s Clock and Data Recovery with Dynamically Reconfigurable Loop Filter,” 제13회 한국반도체학술대회, 2006년 2월.
    120. 김수환, 신형철, “Challenges & Opportunities in Deep Sub-micron CMOS Technologies,” 제12회 한국반도체학술대회, 2005년 2월 (초청논문).

     

    Patents registered in Korea


     

    1. 박준영, 김수환, "입력 인피던스가 높은 증폭 장치," 특허 10-2556196, 2023년 7월 12
    2. 김현종, 이현중, "먼지센서," 특허 10-2544474, 2023년 6월 13일
    3. 이주열, 김현종, 김수환, "근접 센싱을 수행하는 반도체 장치," 특허 10-2489362, 2023년 1월 12일
    4. 지한규, 조성용, 김성우, 정덕균, 김수환, "인젝션 고정 발진기 및 이를 포함하는 반도체 장치," 특허 10-2469786, 2022년 11월 17일
    5. 채주형, 지한규, 정덕균, 김수환, "삼각파 발생 장치," 특허 10-2468786, 2022년 11월 15일
    6. 윤재광, 이상윤, 김수환, "무선 응용을 위한 저전력,설계 복잡도,면적 문제 해결을 위한  transition detection DAC을 포함한 fractional-N 주파수 합성기," 10-2430593, 2022년 8월 3일
    7. 최성필, 정덕균, 김수환, "집적회로," 특허 10-2420866, 2022년 7월 11일
    8. 이상윤, 채주형, 현창호, 정덕균, 김수환, "데이터 수신 회로," 특허 10-2409744, 2022년 6월 13일
    9. 김민성, 이현중, 김수환, "용량성 센서를 위한 읽기 회로, 특허 10-2375320, 2022년 3월 11
    10. 김민오, 김수환, "단위 지연 회로 및 이를 포함하는 디지털 제어 지연 라인," 특허 10-2306185, 2021년 9월 22일
    11. 채주형, 김수환, "듀티 싸이클 감지기 및 위상 차이 감지기," 특허 10-2279606, 2021년 7월 14일
    12. 김민창, 김수환, "신호 수신 회로 및 보상기의 가중치 조절 방법," 특허 10-2271075, 2021년 6월 24일
    13. 김재욱, 김민오, 김수환, "지연 회로 및 이를 포함하는 듀티 싸이클 제어 장치," 특허 10-2268767, 2021년 6월 18일
    14. 고형준, 김민오, 김수환, "동화 동작을 수행하는 송신기, " 특허 10-2252820, 2021년 5월 11일
    15. 김민석, 김수환, "기준 전압의 잡음에 강인한 델타 시그마 변조기 및 이를 포함하는 아날로그 디지털 변환기," 특허 10-2128808, 2020년 6월 25일
    16. 김수환, "옵셋을 조절하는 증폭기 및 옵셋 성분을 제거할 수 있는 센서," 특허 10-2083198, 2020년 2월 25일
    17. 김수지, 김수환, "단일 연산 증폭 공진기를 갖는 대역 통과 델타 시그마 변조기 및 이를 이용한 펜슬 프로브 장치, " 특허 10-2038592, 2019년 10월 24일
    18. 김수환, 이정환, 김상우, "실리콘 마이로 구조물 및 이의 제조방법, 특허 10-20026123, 2019년 7월 16일 (출원일: 2018년 12월 31일)
    19. 김수환, "멤스장치," 특허 10-1949593, 2019년 2월 12일
    20. 조준수, 김수환, "주파스 특성을 보정하는 아날로그 디지털 변환기 및 이를 포함하는 반도체 장치," 특허 10-1939580, 2019년 2월 12일
    21. 조준수, 김수환, "멤스 트랜스듀스 패키지 및 이를 포함하는 멤스 장치," 특허 10-1939594, 2019년 2월 12일
    22. 전재훈, 이주열, 김수환, "센서의 신호를 읽어 출력하는 반도체 장치," 특허 10-1923829, 2018년 11월23일
    23. 김수환, "이벤트 데이트를 수집하는 방법, 이벤트 데이터를 수집하는 시스템 및 카메라," 특허 10-1894145, 2018년 08월 27일
    24. 양영태, 조준수, 김수환, "아날로그 디지털 변환 장치 및 이를 포함하는 마이크," 특허 10-1887824, 2018년 08월 06일
    25. 이주열, 김수환, "아날로그 디지털 변환 장치," 특허 10-1887808, 2018년 08월 06일
    26. 이재은, 김수환, "아날로그 디지털 변환기 및 그 동작 방법," 특허 10-1878593, 2018년 07월09일
    27. 김민성, 전재훈, 김수환, "아날로그 디지털 변환 장치," 특허 10-1846781, 2018년 04월 02일
    28. 정용운, 김수환, 김민오, 박지환, "출력 신호의 진폭을 캘리브레이션하는 송신 장치," 특허 10-1823784, 2018년 01월 24일
    29. 양영태, 조준수, 김수환, "아날로그 디지털 변환 장치 및 이를 포함하는 시스템 (ANALOG TO DIGITAL CONVERTING DEVICE AND SYSTEM INCLUDING THE SAME)," 특허 10-1812924, 2017년 12월 20일
    30. 박유진, 김수환, "디지털 아날로그 변환 장치 (DIGITAL TO ANALOG CONVERTER)," 특허 10-1796858, 2017년11월06일
    31. 박유진, 김수환, "초음파를 이용한 거리 측정 방법 및 이를 이용한 거리 측정장치 (Distance Measuring Method Using Ultrasonic Wave And Apparatus Using The Same)," 특허 10-1790888, 2017년 10월 20일
    32. 싱 라훌, 김수환, "도미노 로직 회로 및 파이프라인 도미노 로직 회로(Domino logic circuit and pipeline domino logic circuit)," 특허 10-1730870, 2017년 4월21일
    33. 김수환, "소리 수집 단말, 소리 제공 단말, 소리 데이터 처리 서버 및 이들을 이용한 소리 데이터 처리 시스템 (Sound Collecting Terminal, Sound Providing Terminal, Sound Data Processing Server and Sound Data Processing System using thereof), 특허 제 10-1673812호, 2016년 11월 01일.
    34. 박유진, 김수환,  "저주파 필터 및 이를 포함하는 반도체 장치 (LOW-PASS FILTER AND SEMICONDUCTOR DEVICE INCLUDING THE SAME)", 특허 제 10-1631465호, 2016년 06월 20일.
    35. 김태훈, 김수환, "빔포밍 장치 및 이를 포함하는 시스템 (BEAMFORMING DEVICE AND SYSTEM INCLUDING THE SAME)", 특허 제 10-1626876호, 2016년 05월 27일.
    36. 김수환, "소리 수집 단말, 소리 제공 단말, 소리 데이터 처리 서버 및 이들을 이용한 소리 데이터 처리 시스템 (Sound Collecting Terminal, Sound Providing Terminal, Sound Data Processing Server and Sound Data Processing System using thereof), 특허 제 10-1595706호, 2016년 02월 12일
    37. 이재환, 김수환, 김민오, 홍기문, 박지환, "신호 수신 장치 (SIGNAL RECEIVER)," 특허 제 10-1595077호, 2016년 2월 11일.
    38. 김수환, "이벤트 데이터를 수집하는 시스템 및 이벤트 데이터를 수집하는 방법 (SYSTEM FOR COLLECTING EVENT DATA AND COLLECTING METHOD FOR EVENT DATA)," 특허 제 10-1585379호, 2016년 01월 07일
    39. 김수환, "영상 정보 수집 시스템 및 이동 객체에 대한 영상 정보를 수집하는 방법 (SYSTEM FOR COLLECTING IMAGE INFORMATION AND COLLECTING METHOD FOR IMAGE INFORMATION OF MOVING OBJECT), 특허 제 10 -1582441호, 2015년 12월 28일
    40. 김수환, "소리 수집 단말, 소리 제공 단말, 소리 데이터 처리 서버 및 이들을 이용한 소리 데이터 처리 시스템 (Sound Collecting Terminal, Sound Providing Terminal, Sound Data Processing Server and Sound Data Processing System using thereof)," 특허 제 10-1581619호, 2015년 12월 23일,
    41. 김민오, 김수환, "반도체 장치 (SEMICONDUCTOR DEVICE)," 특허 제 10-1576190호, 2015년 12월 03일.
    42. 박유진, 김수환, "센서 신호를 읽는 반도체 장치 및 그 동작 방법 (SEMICONDUCTOR DEVICE FOR READING OUT SENSOR SIGNAL AND OPERATING METHOD THEREOF)," 특허 제 10-1564043호, 2015년 10월 22일.
    43. 박유진, 김수환, "인터페이스 장치 (INTERFACE DEVICE)," 특허 제 10-1551669호, 2015년09월03일.
    44. 조준수, 이현중, 김수환, "시그마-델타 변조부를 포함하는 양자화 장치, 이를 포함하는 ADC 및 이를 이용한 양자화 방법 (QUANTIZER WITH SIGMA-DELTA MODULATOR, ANALOG-TO-DIGITAL CONVERTER INCLUDING THE SAME AND QUANTIZING METHOD USING THE SAME)," 특허 제 10-1485467호, 2015년 01월 16일.
    45. 최창준, 김수환, "반도체 집적 회로 장치 및 그것의 전력 제어 방법 (SEMICONDUCTOR INTEGRATED CIRCUIT DEVICE AND POWER CONTROL METHOD THEREOF)," 특허 제 10-1348170호, 2013년 12월 30일.
    46. 이현중, 김영식, 김수환, "연산증폭기 (Operational amplifier)," 특허 제 10-1346996호" 2013년 12월 24일.
    47. 최창준, 김수환, "반도체 집적 회로 장치 (SEMICONDUCTOR INTEGRATED CIRCUIT DEVICE)," 특허 제10-1316788호, 2013년 10월02일.
    48. 이현중, 우종관, 신우열, 김수환, “델터 시그마 아날로그 디지털 컨버터 (DELTA SIGMA ANALOG-TO-DIGITAL CONVERTER),” 특허 제10-1042989호, 2011년 6월14일.
    49. 이희범, 김수환, 정덕균, 신우열, “연속시간 시스마 델타 변조기를 위한 디지털-아날로그변환기 (DIGITAL TO ANALOG CONVERTER FOR A CONTINUOUS TIME SIGMA DELTA MODULATOR),” 특허 제10-1015964호, 2011년 2월11일.
    50. 우종관, 신동용, 안성호, 이현중, 김수환, “정전-용량 디지털변환장치 (CAPACITANCE DETECTION APPARATUS AND CAPACITIVE SENSOR HAVING THE SAME),” 특허 제10-0997741호, 2010년 11월25일.
    51. 김수환, 박영준, 정인영, 이현중, “정전용량 검출 장치 및 이를 포함하는 정전용량 센서 (CAPACITANCE DETECTION APPARATUS AND CAPACITIVE SENSOR HAVING THE SAME)
      ,” 특허 제 10-0974637호, 2010년 8월02일.
    52. 김수환, 정덕균, 김만호, 신우열, 이현중, “데이터 저장 입자 및 데이터 전송 시스템 (Data storage particle and data transmission system),” 특허 제10-0968489호, 2010년 6월30일.
    53. 김수환, 우종관, “멀티플라잉 디지털-아날로그 컨버터 및 이를 포함하는 파이프라인 아날로그-디지털 컨버터 (MULTIPLYING DIGITAL TO ANALOG CONVERTER AND PIPELINED ANALOG TO DIGITAL CONVERTER HAVING THE SAME),” 특허 제10-0967845호, 2010년 6월28일.
    54. 김수환, 이형욱, “파워게이팅 회로 및 방법 (Power gating circuit and method),” 특허 제10-0964920호, 2010년 6월11일.
    55. 김수환 외 4명, “광 스캐너 구동장치 및 방법 (apparatus and method for driving light scanner),” 특허 제10-0964696호, 2010년 6월10일.
    56. 신우열, 임동혁, 정덕균, 김수환, “임피던스 매칭된 양방향 멀티 드롭 버스 시스템, 그를 이용한 메모리 시스템 및 메모리 모듈 (IMPEDANCE MATCHED BI-DIRECTIONAL MULTI DROP BUS SYSTEM, MEMORY SYSTEM USING THE SAME AND MEMORY MODULE),” 특허 제 10-0943861호, 2010년 2월17일.
    57. 이희범, 김수환, 정덕균, “연속시간 시그마 델타 아날로그-디지털 변환기를 위한 효율적인 루프필터 (EFFECTIVE LOOP FILTER FOR A CONTINUOUS TIME SIGMA DELTA ANALOG TO DIGITAL CONVERTER),” 특허 제10-0925397호, 2009년10월30일.
    58. 박영준, 김수환, 이현중, “입력 전류에 대응하는 디지털 신호를 구하는 전류아날로그-디지털 변환기 (CURRENT ANALOG-TO-DIGITAL CONVERTER FOR OBTAINING A DIGITAL SIGNAL CORRESPONDING TO AN INPUT CURRENT),” 특허 제 10-0900196호, 2009년 5월 25일.
    59. 권성훈, 박영준, 김수환, “광 식별 태그, 리더 및 시스템 (optical identification tag, reader and system),” 특허 제 10-0900195호, 2009년 5월 25일.
    60. 김수환, 양한, 우종관, “신호 변환기 및 신호 변환 방법 (Signal converter and method of signal conversion),” 특허 제10-0888262호, 2009년 3월 4일.
    61. 김수환, 우종관, 양한, “멀티-채널 파이프라이드 신호변환기 (Multi-channel pipelined signal converter),” 특허 제10-0843554호, 2008년 6월 27일.
    62. 김수환, 우종관, “CDR 회로 및 PLL회로 (CDR Circuit and PLL Circuit),” 특허 제10-0707230호, 2007년 4월 6일.
    63. 김수환 외 3명, “마이크로프로세서의 전력 소비를 감소시키는 방법 및 머신코드 구축기 (Machine Code Builder Derived Power Consumption Reduction),” 특허 제 10-0582378호, 2006년 5월 15일.